检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:陈刚[1,2] 陈雪兰[2] 柏松[2] 李哲洋[2] 韩平[1]
机构地区:[1]南京大学物理系江苏省光电信息功能材料重点实验室,南京210008 [2]南京电子器件研究所单片集成电路与模块国家级重点实验室,南京210016
出 处:《半导体技术》2008年第S1期247-249,共3页Semiconductor Technology
基 金:国家"973"重点基础研究项目(2006CB604900);国家"863"高技术研究发展计划(2006AA03A103;2006AA03A142);国家自然科学基金(6039072;60421003;60676057);高等学校博士学科点专项科研基金(20050284004);江苏省自然科学基金(BK2005210);单片集成电路与模块国家级重点实验室2006年度基金(9140C1404010605)
摘 要:研究了4H-SiC外延片中的缺陷对制作出的Ni/4H-SiC肖特基势垒二极管的电学性能的影响。SiC的外延生长是通过LPCVD外延设备在偏8°的(0001)Si面4H-SiC单晶片上进行的,衬底材料来自外购,同质生长的SiC外延层掺杂为n型,掺杂浓度5×1015cm-3,厚度为10μm。通过对外延好的4H-SiC片进行2cm×2cm划片,使用扫描电镜(SEM)、原子力显微镜(AFM)及喇曼光谱多种测试手段对边长为2cm的方形SiC外延材料的表面形貌、缺陷和晶型进行了分析研究,制作了简单的Ni/4H-SiC肖特基势垒二极管,制造的二极管为直径110μm的圆形。简述了制作肖特基势垒二极管的相关工艺流程;通过电学测试得到了性能较好的特性参数为理想因子n=1.24,势垒高度=0.87eV,击穿电压在650V。The defect influence of n-type 4H-SiC epitaxial layer on the electrical properties of Ti/4H-SiC Schottky barrier diode(SBD)was reported.The wafer is commercially available.The surface,defect and the polytype of the 2 cm×2 cm SiC epilayer were anlyzed with the measurements of SEM,AFM and Raman spectrum.The 4H-SiC epitaxial layer was grown on the commercially available 8°off-oriented Si-face(0001)single-crystal 4H-SiC wafers.Ti/4H-SiC SBDs with the diameter of 110 μm and blocking voltage of 650 V were made on a low n-doped epilayer with a thickness of 10 μm and 5×1015 cm-3 in carrier density.The ideality factor n=1.24 and the effective barrier height =0.85 V of the Ti/4H-SiC SBDs are measured with method of forward density-voltage.
关 键 词:4H-SIC 缺陷 肖特基二极管 理想因子 势垒高度 测试
分 类 号:TN311.7[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.217.108.153