检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:薛红[1] 李宇宙[2] 郭太良[1] 林志贤[1]
机构地区:[1]福州大学物理与信息工程学院,福建福州350002 [2]南京陆军指挥学院,江苏南京210045
出 处:《现代电子技术》2006年第6期21-23,共3页Modern Electronics Technique
基 金:国家863计划"十五"平板显示重大专项"25英寸彩色FED显示器"(2003AA303320)
摘 要:FED是新一代真空平板显示器件,具有色彩自然逼真、响应速度快、宽视角、低功耗、矩阵选址等突出优点,应用范围广泛。FED显示控制系统是整个驱动电路的核心,随着分辨率和规模化的提高,需要高速的帧存储器和高速的接口,加速系统的运行速度,减少传输时间。主要介绍了一种采用Nios软核作为中央处理器,进行主要的计算处理、控制各种信号的FED显示控制系统。同时使用FPGA作为协处理器,把一些运算中常用到的耗用大量CPU时钟的运算以Nios软核的形式嵌入到系统中,利用动态可重构的原理实现各个软核函数的分时复用,提高了整个FED控制系统的性能。FED is a newer vacuum flat panel display. It would be widely applied by reason of natural and vivid color,short response time,wider angle of view, lower power consumption, matrix addressing. Control system is the core of FED drive circuit. With the development of resolution and scale,FED control system requires frame memory and interface with high speed. It also needs to increase exeeution speed,minimize the transmission time. This article mainly introduces that FED control system makes Nios as central processing unit,which would compute and control signals. At the same time, we use FPGA as coprocessor, embed operation in the systems, which consumes a great quantity of CPU clock and is often used. We utilize the principle of dynamic reconstruct,realize time - sharing multiplex,improve properties of FED control system.
分 类 号:TP368.1[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.206