基于SoPC的神经网络速度控制器的实现  

Realization of neural network speed controller based on SoPC

在线阅读下载全文

作  者:李利歌[1] 阎保定[1] 孙立功[1] 

机构地区:[1]河南科技大学电子信息工程学院,河南洛阳471003

出  处:《电子技术应用》2008年第11期27-29,33,共4页Application of Electronic Technique

摘  要:一种基于 SoPC 的神经网络速度控制器的设计方案。速度控制器采用神经网络参数辨识自适应控制,以现场可编程门阵列(FPGA)为硬件平台,用 Nios Ⅱ软核处理器作为上位机,实现一个完整的速度控制器的片上可编程系统(SoPC)。实验结果表明,该控制系统能够满足现代速度控制系统高速度、高精度的要求。This paper presented a design of neural network speed controller based on SoPC. The speed controller used the BP neural network parameter identification control, which was carried out on field programmable gate arrays(FPGA), with Nios Ⅱ softcore processor as superordination controlling machines to achieve a speed controller on SoPC. Experimental results show that the control system can meet the modern speed control system's high-speed and high-precision requirements.

关 键 词:神经网络 速度控制 片上可编程系统 

分 类 号:TP18[自动化与计算机技术—控制理论与控制工程] TM34[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象