Sklansky并行前缀加法器的优化设计  被引量:3

An Optimal Design for Sklansky Parallel Prefix Adder

在线阅读下载全文

作  者:王晓泾[1] 崔晓平[1] 王大宇[1] 

机构地区:[1]南京航空航天大学电子信息工程学院,江苏南京210016

出  处:《微电子学与计算机》2013年第1期97-99,共3页Microelectronics & Computer

摘  要:Sklansky结构是并行前缀加法器中一种典型的结构,但其过大扇出引起的延时增加使得对它的使用受到了限制.本文针对该问题提出了一种优化方法,它通过增加相同进位单元使得扇出系数最大为2.在Synopsys公司综合工具Design Compiler上的综合结果显示,该方法在增加极小的面积的情况下使得Sklansky结构的延时降低了至少14.5%.Sklansky structure is known as a typical scheme in parallel prefix adders.But the increase of delay caused by its big fanout restricts its implementation.In this paper,an optimization for this problem is proposed that same carry operators are added to ensure a maximum of two fanouts.The synthesis on Synopsys Design Compiler reveals that at least 14.5% delay reduction is achieved at the expense of minimum area increase.

关 键 词:并行前缀加法器 Sklansky结构 扇出 延时 

分 类 号:TP332.2[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象