检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中芯国际集成电路制造(上海)有限公司,上海201203
出 处:《电子与封装》2013年第12期35-38,共4页Electronics & Packaging
摘 要:增加一层多晶硅的自对准工艺已经被验证在0.5μm以上的逻辑工艺平台有效降低50%金属氧化物半导体场效应管的面积。然而随着栅极尺寸的不断缩小,自对准工艺的器件结构发生了变化,其器件的不均匀性效应越来越大地被凸现出来。文章以0.13μm的逻辑工艺为例,阐述了工艺中的器件不均匀性效应以及通过调整多晶硅的制程参数(温度)的方式予以解决的实例。The self-aligned polysilicon approach with a second layer of polysilicon is demonstrated to decrease the effective MOSFET area comparing to the conventional device at the same design rule when the gate dimension is larger than 0.5 μm. When the channel length scales down the self-aligned technique encounters challenges on the existing MOS transistor structure. This paper presents the experimental study on the new MOSFET structure as well as the process fabrication procedure. The comparable device performance to the typical 0.13 μm logic technology is achieved with 50% MOSFET size smaller.
关 键 词:金属氧化物半导体场效应管 多晶硅 器件
分 类 号:TN305[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.17.139.45