0.13μm逻辑平台自对准工艺新型器件的优化  

A New MOSFET Structure with Self-Aligned Polysilicon Source and Drain Electrodes on a 0.13 μm Logic Platform

在线阅读下载全文

作  者:黄晨 吕瑞霖 范建国 李由 

机构地区:[1]中芯国际集成电路制造(上海)有限公司,上海201203

出  处:《电子与封装》2013年第12期35-38,共4页Electronics & Packaging

摘  要:增加一层多晶硅的自对准工艺已经被验证在0.5μm以上的逻辑工艺平台有效降低50%金属氧化物半导体场效应管的面积。然而随着栅极尺寸的不断缩小,自对准工艺的器件结构发生了变化,其器件的不均匀性效应越来越大地被凸现出来。文章以0.13μm的逻辑工艺为例,阐述了工艺中的器件不均匀性效应以及通过调整多晶硅的制程参数(温度)的方式予以解决的实例。The self-aligned polysilicon approach with a second layer of polysilicon is demonstrated to decrease the effective MOSFET area comparing to the conventional device at the same design rule when the gate dimension is larger than 0.5 μm. When the channel length scales down the self-aligned technique encounters challenges on the existing MOS transistor structure. This paper presents the experimental study on the new MOSFET structure as well as the process fabrication procedure. The comparable device performance to the typical 0.13 μm logic technology is achieved with 50% MOSFET size smaller.

关 键 词:金属氧化物半导体场效应管 多晶硅 器件 

分 类 号:TN305[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象