检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]江苏科技大学计算机学院,镇江212003 [2]东莞市泰斗微电子有限公司,东莞523808
出 处:《微处理机》2014年第1期4-8,共5页Microprocessors
摘 要:介绍了一种基于AMBA总线verilog HDL实现的IIC主机模式的IP核设计。该模块能够在标准和快速模式下运行,能够灵活配置为十位地址寻址或七位地址寻址模式。详细说明了该IP核的架构,各部分设计及状态转换过程。最后该模块通过了系统验证,并在xilinx FPGA上转化为硬件电路实现了所有功能。This article describes an IP core design of IIC master, base on AMBA bus, which implements by verilog HDL. The module can runs in standard mode and quick mode, and it can be flexibly configured to be ten bit or seven bit addressing mode. This article describes the structure of IP core, and its design and status conversion process. Finally, the module has passed the system -level verification and all functions have been implemented in Xilinx FPGA hardware.
关 键 词:AMBA总线 VERILOG HDL语言 IIC协议 IP核
分 类 号:TN492[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.137.161.250