适用于10Gbps以太网物理层收发器的变速箱电路设计  被引量:1

An Efficient Design Methodology for Gearbox Circuits in 10 Gbps Ethernet Transceiver

在线阅读下载全文

作  者:黄安君[1] 罗旸[1] 雷淑岚[1] 

机构地区:[1]中国电子科技集团公司第58研究所,江苏无锡214035

出  处:《电子与封装》2015年第1期31-35,共5页Electronics & Packaging

摘  要:提出一种新的变速箱电路的设计方法。在不降低变速箱两边数据传输比特率的前提下,使用电路中固定时钟源产生两个基础时钟,再通过这两个基础时钟组合成变速箱的输入时钟和输出时钟。其中组合后的时钟周期是不均等的,但是其平均周期值是定值,确保变速箱两边的传输比特率相等,从而解决在传输过程中数据的重复或者丢失问题,实现两边不同数据位宽的正确转换,可以广泛用于10 Gbps以太网的物理层收发器中的变速箱电路。An efficient gearbox which adjusts the data width between Serdes(serilizer and deserializer)and PCS(physical coding sub-layer)in a 10 G Base-R transceiver which lowers the complexity of Serdes design without downgrading the effective data rate, is presented. The gearbox consists of one clock generation unit(CGU)and one data shifting unit(DSU). The clock generation unit generates two nonuniformed but synchronous clocks with average frequency equal to the designated clock frequency by utilizing the clock source from the Serdes. The data shifting unit utilizes the generated clocks from the CGU to shift in and shift out the data from the PCS to Serdes, or from Serdes to the PCS.

关 键 词:变速箱 不均等时钟周期 高速串行通信 SERDES 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象