可测试性设计中的功耗优化技术  被引量:2

Power optimization techniques in design for testability

在线阅读下载全文

作  者:蒋敬旗[1] 李文[1] 周旭[1] 范东睿[1] 

机构地区:[1]中国科学院计算技术研究所,北京100080

出  处:《贵州工业大学学报(自然科学版)》2002年第4期1-7,共7页Journal of Guizhou University of Technology(Natural Science Edition)

基  金:国家 8 63研究项目 (2 0 0 1AA1110 70 )

摘  要:降低测试期间的功耗是当前学术界和工业界新出现的一个研究领域。在可测试性设计中进行功耗优化的主要原因是数字系统在测试方式的功耗比在系统正常工作方式高很多。测试期间功耗会引发成本增加 ,可靠性降低 ,成品率下降。首先介绍低功耗测试技术中的基本概念和功耗建模方法 ,分析测试过程中功耗升高的原因 ,对已有的几种主要的降低测试功耗方法进行详细分析 。Reducing the power consumption in design for testability is a new research field in the academic and industrial circles. The main reason is that the power consumption of digital circuits in test mode is much higher than that in normal system operation mode. Power consumption in testing causes the system's high cost, low reliability and productivity. This paper introduces some basic concepts and modeling methods in low power testing, analyzes the causes of increased power consumption, discusses some current practices of power optimization, and finally presents an at speed low power self testing method for the high performance microprocessor.

关 键 词:可测试性设计 功耗优化 低功耗 测试 超大规模集成电路 芯片设计 

分 类 号:TP306.2[自动化与计算机技术—计算机系统结构] TN47[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象