0.18μm CMOS10Gb/s4:1复接器集成电路设计  被引量:3

Design of 10Gb/s 4∶1 MUX with 0.18μm CMOS

在线阅读下载全文

作  者:张立国[1] 冯军[1] 陈明洁[1] 

机构地区:[1]东南大学射频与光电集成电路研究所,江苏南京210096

出  处:《微电子技术》2003年第6期22-25,共4页Microelectronic Technology

摘  要:本文主要介绍采用 0 18μmCMOS工艺设计用于光纤传输系统的 4∶1复接器。该复接器采用树型结构源级耦合逻辑 (SCFL)电路实现 ;仿真结果显示 :速度达到 12 5Gb/s ,功耗小于 40 0mW ;版图设计使用Cadence软件完成 ,其面积为 2 4平方毫米 ;A 4∶1 MUX IC for optical-fiber-transmission systems designed with 0 18μm CMOS technology is presented in this paper. It is implemented in tree-type architecture with source coupled FET logic (SCFL) circuits. The simulation of the MUX IC shows that it can work at 12 5Gb/s and its power consumption is less than 400mW with 1.8V power supply. The layout of the MUX IC has been designed with Cadence; its size is 2.4mm 2. It is now being fabricated in TSMC.

关 键 词:光纤传输 复接器 锁存器 CMOS SCFL逻辑 集成电路 设计 

分 类 号:TN402[电子电信—微电子学与固体电子学] TN929.11

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象