福建省教育厅资助项目(JA09001)

作品数:2被引量:1H指数:0
导出分析报告
相关作者:施隆照王仁平更多>>
相关机构:福州大学更多>>
相关期刊:《电子科技》《电子工艺技术》更多>>
相关主题:设计规则检查布局布线后端设计可制造性设计时钟树综合更多>>
相关领域:电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-2
视图:
排序:
电子产品面板控制芯片的后端设计
《电子科技》2010年第9期14-17,共4页王仁平 施隆照 
福建省科技厅创新基金资助项目(2009C0102);福建省教育厅基金资助项目(JA09001)
采用SOC Encounter基于华虹NEC 0.35μm CZ6H 1P3AL工艺,进行电子产品面板控制芯片的版图设计。在版图设计过程中,采用时序驱动布局,同时限制布局密度达到良好的效果,利用时钟树自动综合和手动修改相结合,使时钟偏移尽可能少。并对在电...
关键词:电子产品面板控制芯片 平面规划 布局布线 时钟树综合 可制造性设计 
电子产品面板控制芯片的物理验证被引量:1
《电子工艺技术》2010年第3期168-171,共4页王仁平 施隆照 
福建省科技厅创新基金项目(项目编号:2009C0102);福建省教育厅项目(项目编号:JA09001);福建省自然科学基金青年项目(项目编号:2009J05143)
电子产品面板控制芯片在Astro工具中完成版图设计后,输出的GDS文件必须采用专门的物理验证工具进行设计规则检查和版图与原理图一致性检查以确保版图设计的正确性。违反检查规则的版图将成为芯片生产的隐患,因此必须在掩模版产生之前将...
关键词:Dracula 面板控制芯片 设计规则检查 物理验证 
检索报告 对象比较 聚类工具 使用帮助 返回顶部