上海市国际科技合作基金(07SA07)

作品数:4被引量:3H指数:1
导出分析报告
相关作者:赖宗声赖琳晖雷奥李小进刘静更多>>
相关机构:华东师范大学更多>>
相关期刊:《微电子学》《电子器件》更多>>
相关主题:ASIC实现DDFSASICROM低复杂度更多>>
相关领域:电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-4
视图:
排序:
符合EPC C1 G2标准的UHF RFID阅读器数字基带ASIC实现
《微电子学》2010年第5期657-661,共5页刘静 顾彬 陈亦灏 张润曦 刘炎华 蒋颖丹 赖宗声 
国家科技重大专项(2009ZX01034-002-002-001-02);上海市国际合作基金资助项目(07SA07);上海大学新型显示技术及应用集成教育部重点实验室和上海微系统所无线传感网络与通信重点实验室2009年度开放课题;上海市重点学科建设项目(B411)
为了实现UHF RFID单芯片阅读器,提出了一种UHF RFID阅读器数字基带的电路结构。该数字基带基于EPC Global Class1 Gen2标准,对PIE编码、升余弦滤波器、希尔伯特滤波器、CRC5/16校验单元、FIR和IIR信道滤波器、采样电路、FM0译码、碰撞...
关键词:Class1 GEN2 超高频射频识别 数字基带 
一种低复杂度DDFS的设计与ASIC实现被引量:2
《微电子学》2009年第5期619-622,共4页刘静 赖琳晖 李小进 雷奥 顾彬 赖宗声 
上海市国际合作基金项目(07SA07);上海市经委信息办项目(04-联专-001);上海市重点学科建设项目(B411);纳光电集成与先进装备教育部工程研究中心(NPAI)项目;上海大学新型显示技术及应用集成教育部重点实验室和上海微系统所无线传感网络与通信重点实验室2009年度开放课题
提出了一种基于ROM结构的直接数字频率综合器(DDFS)的实现算法和实现结构。采用三角函数分解法,降低了其对ROM的需求;并对电路进行优化设计,采用简单的移位相加,节省了乘法器,从而降低了整个电路的复杂度。用标准Verilog HDL实现整个DD...
关键词:直接数字频率综合器 ROM ASIC 
延迟锁相环控制模块的VLSI设计与实现被引量:1
《微电子学》2008年第6期891-894,共4页赖琳晖 周灏 雷奥 李小进 赖宗声 
上海市国际合作基金项目(07SA07);上海市经委信息办项目(04-联专-001);上海市重点学科建设项目(B411);纳光电集成与先进装备教育部工程研究中心项目(NPAI)
介绍了一种可用于DLL的控制模块,设计了控制模块的具体电路,并着重优化了控制算法,使其锁定速度快、支持的输入时钟信号频率范围大、延迟信号相位抖动小。采用SMIC 0.18μm CMOS工艺库进行设计和实现。经仿真测试,电路工作范围可达到10 ...
关键词:延迟锁相环 控制模块 相位抖动 VLSI 
DVB-T中多速率DDC的设计与FPGA实现
《电子器件》2008年第5期1664-1666,共3页赖琳晖 雷奥 李小进 赖宗声 孙卓 
上海市经委信息办项目基金资助(04-001);上海市国际合作基金项目资助(07SA07);上海市重点学科建设项目资助(B411)
针对DVB-T标准ETSI EN300744V1.5.1,设计了可用于DVB-T接收整机的多速率DDC模块,并在FPGA中仿真实现。在复用数字振荡混频模块的基础上,根据输入信号的不同带宽(6M/8MHz)选择不同的抽取滤波器组完成抽取因子为3或4的多速率处理任务,利...
关键词:DVB-T 数字下变频 多速率 半带滤波器 多相滤波 
检索报告 对象比较 聚类工具 使用帮助 返回顶部