扇出缓冲器

作品数:22被引量:1H指数:1
导出分析报告
相关领域:电子电信更多>>
相关作者:陈益新杨开峰钱芸生李萍萍沈秀娟更多>>
相关机构:苏州瑞迈斯医疗科技有限公司广州视源电子科技股份有限公司半导体元件工业有限责任公司扬州海科电子科技有限公司更多>>
相关期刊:《电子质量》《电子元器件应用》《世界电子元器件》《半导体信息》更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种由多级2/3分频单元级联而成的通道可编程分频器设计被引量:1
《固体电子学研究与进展》2021年第2期149-153,共5页杨扬 魏鲁 袁昊煜 
介绍了一种由多级2/3分频单元级联的可编程分频器,可应用于扇出缓冲器的通道中。分频器采用0.18μm BiCMOS工艺实现。分频器的电源电压为3.3 V,分频比支持1、3、5以及4~4094的所有偶数分频,且所有分频输出信号的占空比为50%。
关键词:可编程分频器 扇出缓冲器 2/3分频单元 占空比 集成电路 
Silicon Labs新型PCI Express缓冲器简化数据中心时钟设计
《单片机与嵌入式系统应用》2015年第2期88-88,共1页
Silicon Labs(芯科实验室有限公司)推出PCI Express(PCIe)Gen1/2/3扇出缓冲器,此产品为包括服务器、存储器和交换机在内的数据中心应用而设计。针对当今领先的x86主板和服务器系统,新型的Si5310x/11x/019PCIe缓冲器是具有高...
关键词:SILICON 扇出缓冲器 LABS 时钟设计 数据中心 Express PCI 服务器系统 
IDT推出具有超低相位抖动的全新高性能合成器8T49NS010
《电子质量》2014年第12期61-61,共1页
IDT公司(IDT )日前宣布推出具有超低相位抖动的全新高性能合成器8T49NS010,可降低当今串行数据通信系统的误码率。该合成器集成有扇出(fanout)缓冲器,分频器,可为要求苛刻的应用提供高性能的时钟,并理想适用于40GE和100GE电信...
关键词:IDT公司 相位抖动 合成器 性能 扇出缓冲器 输出电平 数据通信系统 LVPECL 
8P34S系列:时钟扇出缓冲器
《世界电子元器件》2014年第3期29-29,共1页
IDT推出一个1.8V LVDS时钟扇出缓冲器系列,可提供相当于3.3V器件的高性能AC特性。新的低压扇出缓冲器可使客户节省高达60%的功耗和散热,且不牺牲精确度、误码率和功能性。
关键词:扇出缓冲器 时钟 LVDS IDT 精确度 误码率 器件 
低功耗LVDS时钟扇出缓冲器
《今日电子》2014年第3期61-61,共1页
IDT8P34S是时钟扇出缓冲器的一个系列,接受一个时钟或数字信号输入,并复制(扇出)这一信号来为系统内的多个器件提供一个高质量的时钟或数字信号。器件的1.8V低供电压可使设计人员能够在不损失性能的情况下降低功耗——允许更高的...
关键词:扇出缓冲器 时钟设计 低功耗 LVDS 信号输入 数字信号 设计人员 有线通信 
IDT推出低功耗LVDS时钟扇出缓冲器,节省功耗高达60%
《电子设计工程》2014年第3期13-13,共1页
拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商IDT。公司(Integrated Device Technology,Inc.;NASDAQ:IDTI)宣布,推出一个1.8VLVDS时钟扇出缓冲器系列,可提供相当于3.3V器件的高性能AC特性。新的...
关键词:扇出缓冲器 时钟设计 低功耗 IDT LVDS Device NASDAQ 混合信号 
安森美半导体推出用于网络及通信应用的高性能时钟分配方案
《邮电设计技术》2013年第2期37-37,共1页曹军苗 
近日,安森美半导体(ONSemiconductor)推出2款新的时钟分配集成电路NB6L56 2:1时钟/数据多工器采用2.5V及3-3V供电电压工作,其差分输入集成了通过VT引脚连接的内部50Ω端接电阻;NB3F8L3010C是一款3:1多工器及1:10时钟/数据扇...
关键词:安森美半导体 时钟分配 通信应用 分配方案 网络 性能 集成电路 扇出缓冲器 
引脚可编程输出频率、输出逻辑电平和扇出功能的时钟分配电路
《电子技术应用》2011年第10期17-17,共1页
振荡器上变频器AD9552和LVDS/CMOS时钟扇出缓冲器ADCLK854共同构成灵活的引脚可编程时钟分配解决方案。AD9552配有一个SPI端口,用于对器件进行编程。此接口支持最高达900MHz的宽输出频率范围。
关键词:扇出缓冲器 输出频率 时钟分配 可编程 逻辑电平 引脚 电路 功能 
高性能,四路输出时钟发生器
《今日电子》2010年第5期65-65,共1页
MAX3679A采用低噪声VCO和PLL架构,能够从低频晶体或参考时钟输入产生高频、超低抖动(0.36psRMS,典型值)时钟信号。传统的解决方案需要一个昂贵的晶体振荡器和扇出缓冲器,
关键词:时钟发生器 晶体振荡器 性能 输出 扇出缓冲器 时钟输入 时钟信号 PLL 
MAX3671/MAX3673:频率合成器
《世界电子元器件》2009年第10期27-27,共1页
Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。这两款器件提供的高性能省...
关键词:频率合成器 高频振荡器 LVPECL MAXIM 扇出缓冲器 以太网接口 相位对齐 高速系统 
检索报告 对象比较 聚类工具 使用帮助 返回顶部