时钟抖动

作品数:168被引量:275H指数:9
导出分析报告
相关领域:电子电信更多>>
相关作者:吴义华朱樟明王砚方丁瑞雪何正淼更多>>
相关机构:电子科技大学西安电子科技大学中国科学技术大学华为技术有限公司更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 学科=自动化与计算机技术x
条 记 录,以下是1-10
视图:
排序:
宽带信号采集与大数据量传输系统设计与研究
《电子制作》2019年第13期7-9,共3页陈羽 张君 董国正 孙昊 顾琦炜 
针对宽带信号采集与大数据量传输的实际需求,设计了一款基于高速ADC芯片EV10AQ190、FPGA芯片XC7V690T、存储器芯片DDR3、光电转换模块等的宽带采集与传输系统,解决了多片高速ADC同步采集、大量高速数据吞吐等关键问题,通过工程实测,验...
关键词:宽带采集 时钟抖动 大数据量 传输 
多通道高速AD采样电路设计与实现被引量:1
《电子质量》2018年第2期11-14,共4页苏延川 穆仕博 
为了满足相控阵雷达对通道数、采样率日益增高的要求,提出了一种采用3片4通道ADC实现12路高速AD采样的方案,结合高性能FPGA完成芯片的控制及数据处理,实现系统需求。介绍了多通道高速AD采样电路设计方案,分析了电源完整性、时钟抖动对...
关键词:多通道 高速AD 时钟抖动 FPGA 
一种应用于TDC的低抖动延迟锁相环电路设计被引量:6
《电子学报》2017年第2期452-458,共7页吴金 张有志 赵荣琦 李超 郑丽霞 
江苏省自然科学基金(No.BK2012559);中央高校基本科研业务费专项资金资助;江苏省普通高校研究生科研创新计划资助项目(No.SJLX15_0098)
本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS...
关键词:延迟锁相环 时间数字转换器 静态相位误差 宽动态范围 时钟抖动 
高速多通道并行AD采集卡的设计被引量:8
《计算机测量与控制》2014年第12期4107-4110,共4页覃春淼 王鑫 陈业伟 秦轶炜 原浩娟 
国家国际科技合作专项资助项目(2012DFB10200)
多通道同步采样技术在相控阵雷达中得到了广泛的应用;针对多通道、高采样率的ADC系统对PCB设计带来的技术挑战,提出了利用两块ADC芯片通过FMC接口至FPGA控制完成4路模拟信号的实时同步采样技术方案,用于改善高速模数混合电路设计中器件...
关键词:模数转换 时钟抖动 FMC 
数字低电平系统时钟抖动分析与测试被引量:5
《核电子学与探测技术》2013年第12期1456-1460,1493,共6页文良华 肖尚辉 王贤武 常玮 张桐 
中国科学院战略性先导科技专项资助(XDA01020304)
文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳...
关键词:加速器驱动次临界系统 低电平系统 同相正交 正交解调 闭环控制 时钟抖动 
基于DSP时钟抖动测量系统的研究与实现被引量:1
《科学技术与工程》2013年第17期4968-4971,共4页王学力 任全会 
河南省科技厅攻关项目(082102240093)资助
介绍了一种基于DSP技术高精度抖动测量系统的实现方法,以DSP系统作为抖动测量系统的信号处理和控制的核心,该系统利用多相位数据转换跟踪环的方法可以对抖动进行高精度测量。系统设计方法是基于一种系统级电路,通过DSP算法模型和抖动误...
关键词:DSP 抖动测量 多相位 TMS320F206 
高速ADC电路设计分析被引量:5
《微计算机信息》2011年第8期111-112,共2页李鑫 王胜勇 田丽艳 
本文主要是从实际应用的角度分析高速ADC电路的设计方法。以一款非常经典的ADC电路设计入手展开分析,从分模拟输入,时钟和供电三部分的设计分别加以分析。通过对高速ADC电路设计的分析使其在能够更好的应用于电路设计中。
关键词:高速ADC 运放 时钟抖动 AD6645 
基于数据转换跟踪环的时钟抖动测试算法
《计算机工程》2011年第1期268-269,272,共3页李欣未 沈雷 赵知劲 
提出基于数据转换跟踪环的光通信时钟抖动的测试算法。根据抖动测试模型推导得到等效基带相位模型,给出抖动测试误差幅度的表达式,说明抖动测试幅度与环路滤波器增益、抖动源幅度和抖动源频率有关。FPGA定点仿真表明,抖动测试误差幅度...
关键词:抖动误差测试 数据转换跟踪环 光通信 
高速ADC时钟抖动及其影响的研究被引量:6
《微型机与应用》2011年第2期85-88,共4页胡智宏 廖旎焕 
从ADC的输入信号及时钟源的自身参数着手,主要分析了输入信号幅值、频率、采样频率对时钟抖动及ADC信噪比的影响,根据ADC手册数据提供的信息给出了时钟抖动的计算方法,并对计算结果和实际测量结果进行分析比较,进一步提出了减少时钟抖...
关键词:时钟抖动 SNR 频率 
基于瞬时相位分析的时钟抖动检测方法
《计算机科学》2010年第8期302-304,共3页朱彦卿 何怡刚 
863国家自然科学基金项目(60876022);国家863计划(No.2006AA04A104);国家杰出青年科学基金(50925727);湖南省科技计划项目(2008Gk2022);广东省教育部产学研项目(2009B090300196)资助
针对时钟信号抖动的测量问题,提出了一种通过分析信号瞬时相位来测量信号抖动的新方法。该方法利用基于双窗函数频域法实现的希尔伯特变换来构造待测时钟信号的解析信号,再由该解析信号提取出待测信号各个时刻的瞬时相位,最后通过分析...
关键词:抖动 希尔伯特变换 窗函数 
检索报告 对象比较 聚类工具 使用帮助 返回顶部