电荷灵敏前放

作品数:16被引量:31H指数:4
导出分析报告
相关领域:核科学技术电子电信更多>>
相关作者:邓智刘以农李元景邓晓李浩伟更多>>
相关机构:清华大学中国科学院中国科学院大学中国科学院近代物理研究所更多>>
相关期刊:《原子核物理评论》《电子世界》《核电子学与探测技术》更多>>
相关基金:国家自然科学基金中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 主题=低噪声x
条 记 录,以下是1-4
视图:
排序:
16通道GEM探测器前端读出ASIC的设计被引量:1
《核电子学与探测技术》2011年第3期289-292,311,共5页陆卫国 魏微 王铮 赵京伟 吕继方 严雄波 
中科院高能物理研究所创新项目资助
介绍了用于GEM(Gas Electron Multiplier)探测器读出的ASIC芯片GEMROC(GEM ReadoutChip)的设计。该芯片采用Chartered 0.35μm 2P4M CMOS工艺,单片集成16个读出通道,每个通道包括电荷灵敏前放(CSA)、CR-(RC)^2成形电路和驱动电...
关键词:GEM ASIC 电荷灵敏前放 低噪声 
用于CZT探测器信号读出的低噪声电荷灵敏前放A250被引量:2
《核电子学与探测技术》2007年第6期1103-1105,1111,共4页邓智 朱维彬 李元景 张岚 刘以农 
本研究受国家自然科学基金NSFC资助(项目编号10575064);特此感谢。
本文测量和分析了电荷灵敏前放A250的电子学噪声对CZT探测器能谱展宽的影响。在成形时间下1μs下A250的零电容噪声为104.8 e,噪声电容斜率为4.18 e/pF。测得^(241)Am 59.5 keV全能峰能量分辨率为4.08%。
关键词:低噪声 电荷灵敏前放 CZT 
改进的CMOS电荷灵敏前放噪声优化设计方法被引量:2
《核电子学与探测技术》2006年第6期801-804,共4页邓智 刘以农 程建平 康克军 
CMOS专用集成电荷灵敏前放的噪声性能对于辐射探测非常关键。提出了一种改进的CMOS电荷灵敏前放低噪声设计方法,通过实例计算得到的噪声结果比现有方法都有不同程度的提高。
关键词:电荷灵敏前置放大器 CMOS专用集成电路 低噪声设计 
低噪声CMOS电荷灵敏前放的ASIC设计被引量:6
《核电子学与探测技术》2005年第6期678-681,共4页邓智 程建平 刘以农 康克军 
当前辐射探测应用对前端电子学的集成度要求越来越高,如何实现高密度、低成本和一定性能以及可靠的核电子学成为重要的课题。CMOSASIC可以实现低成本和用户定制,成为核电子学专用集成电路的主要工艺。采用无锡华润0.6μmCMOS工艺完成了...
关键词:低噪声 CMOS电荷灵敏放大器 专用集成电路 
检索报告 对象比较 聚类工具 使用帮助 返回顶部