半速率

作品数:76被引量:48H指数:3
导出分析报告
相关领域:电子电信更多>>
相关作者:邓军勇曾伟董勇王欣晖蒋林更多>>
相关机构:中国联通中兴通讯股份有限公司南京邮电大学东南大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金陕西省教育厅科研计划项目国家教育部博士点基金国家高技术研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电子设计工程x
条 记 录,以下是1-3
视图:
排序:
应用于0.5~12.5Gb/s CMOS时钟数据恢复电路的相位插值器设计
《电子设计工程》2024年第10期130-134,共5页张媛菲 赵宏亮 尹飞飞 
辽宁省自然科学基金项目(2021-MS-148)。
文中采用28 nm CMOS工艺,设计了一款应用于半速率CDR电路中的相位插值器。该插值器采用锁相环提供的正交参考时钟,通过编码控制的DAC电流源调整电流权重控制输出相位,一个周期内可实现128次相位插值。为了提高接收器在多通道、多协议的...
关键词:相位插值器 线性度 时钟恢复电路 半速率 正交时钟 
基于高速CMOS时钟的数据恢复电路设计与仿真被引量:2
《电子设计工程》2018年第6期180-184,共5页李翠玲 
文中基于2.5 GB/s的高速型数据收发器模型,采用SMIC 0.18μm的双半速率CMOS时钟进行数据的恢复处理。设计CMOS时钟主要包含:提供数据恢复所需等相位间隔参考时钟的1.25 GHz、16相频锁相环电路;采用电流逻辑模式前端电路构成的复用CDR环...
关键词:高速CMOS恢复时钟 双环半速率电路 鉴相与时钟选择 数字滤波器 
2.5Gbps收发器中1:2解复用电路的设计被引量:1
《电子设计工程》2014年第9期101-103,共3页邓军勇 蒋林 曾泽沧 
国家自然科学基金项目(61272120);陕西省教育厅专项科研计划项目(2010JK817)
在2.5 Gbps高速串行收发系统接收端中1到2解复用电路位对于降低内核工作速度,减轻设计压力,提高电路稳定性起着关键作用。本文描述了基于电流模式逻辑的解复用电路工作原理,按照全定制设计流程采用SMIC0.18um混合信号工艺完成了高速差...
关键词:解复用电路 电流模式逻辑 混合仿真 半速率结构 
检索报告 对象比较 聚类工具 使用帮助 返回顶部