SERDES

作品数:223被引量:161H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:池雅庆郭阳丁浩龚广伟黄贤俊更多>>
相关机构:国防科学技术大学电子科技大学东南大学西安电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中国人民解放军总装备部预研基金国家科技重大专项更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电子技术应用x
条 记 录,以下是1-6
视图:
排序:
SerDes 链路协同仿真与无源链路优化设计
《电子技术应用》2025年第1期25-28,共4页杜审言 付雷雷 
随着SerDes链路信号传输速率的提升,信道链路经过芯片封装和印刷电路板过孔、AC电容和连接器等,会导致信号完整性(Signal Integrity,SI)挑战进一步增大。提出基于SerDes 32 Gbps-NRZ信道传输系统,优化无源信道中的BGA过孔、AC耦合电容...
关键词:SERDES 无源链路分析 眼图仿真 IBIS-AMI模型 
基于FPGA的LVDS多通道视频流自动校准设计与实现
《电子技术应用》2024年第6期84-88,共5页陈宁 谯谊 雷伟林 杜柏峰 赵阳生 
基于Micro-LED产品系列,设计了一种基于FPGA的LVDS自动校准多通道视频流传输系统。系统平台外挂GSV2011解码芯片,把解码得到的2K@120Hz/4K@60Hz视频流信号,通过自定义封装为80bit数据推送到LYDNT27001恒流源显示驱动芯片。系统中视频流...
关键词:FPGA LVDS SERDES Micro-LED 自动校准 
基于FPGA的LVDS无时钟数据传输方案设计与实现被引量:4
《电子技术应用》2021年第6期62-66,共5页毕彦峰 李杰 胡陈君 
国家自然科学基金(61973280)。
针对离线式弹载数据采集存储设备小型化需求,设计了一种基于FPGA的LVDS(Low-Voltage Differential Signaling)无时钟高速数据传输系统。在不外挂接口芯片的情况下,用板载时钟代替差分时钟,仅使用一对差分管脚即可完成一路LVDS无时钟数...
关键词:FPGA 无时钟传输 LVDS SERDES 
低成本SerDes在数据采集中的方案设计与应用被引量:4
《电子技术应用》2020年第8期88-91,共4页文科 朱正 马敏舒 
介绍了低成本的1 Gb/s源同步SerDes接口应用原理,并详细阐述了低端FPGA如何与高速数据接口以及如何实现对1 Gb/s数据的可靠采样的解决方案。该接口适用于AD9653等源同步SerDes接口的数据转换器。再配合Spartan-6系列等低端FPGA的应用,...
关键词:1Gb/s采样对准 AD9653 Spartan-6 
基于SPCB的处理器直连低延时PCS的设计实现被引量:3
《电子技术应用》2019年第9期65-70,76,共7页吴剑箫 王鹏 吴涛 高鹏 陈文涛 
数学工程与先进计算国家重点实验室开放基金项目(2018A01)
SERDES(串行解串)技术因其传输速率高、抗干扰能力强等优点已成为主流的高速接口物理层规范。但由于上层PCS(物理编码子层)需设置弹性缓冲、编解码等功能,导致系统传输延时较高,无法直接应用于处理器直连等延迟敏感应用领域。介绍了一...
关键词:同源相位补偿缓冲 PCS SERDES 低延时 处理器直连 
Intersil推出新型视频SERDES接口IC
《电子技术应用》2008年第8期15-15,共1页
采用双向I^2C接口的ISL34340 27:1 SERDES可在单一高速数据流条件下传送40MHz、6MHz像素时钟频率的24
关键词:视频控制 S接口 Intersil公司 SERDES 半导体设计 时钟频率 性能模拟 LVDS 
检索报告 对象比较 聚类工具 使用帮助 返回顶部