LDPC编码

作品数:165被引量:279H指数:7
导出分析报告
相关领域:电子电信更多>>
相关作者:袁瑞佳谢天娇包建荣李广军王琳更多>>
相关机构:西安电子科技大学荣成市鼎通电子信息科技有限公司电子科技大学北京邮电大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划教育部“新世纪优秀人才支持计划”国家重点基础研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电子技术应用x
条 记 录,以下是1-6
视图:
排序:
CCSDS标准低并行度高速LDPC编码方案被引量:2
《电子技术应用》2017年第7期96-99,109,共5页燕威 朱岩 
中国科学院空间科学先导卫星计划(XDA04020201)
提出了一种基于CCSDS标准的低并行度高速LDPC编码结构设计方案。该编码结构通过对输入的待编码信息插"0"和改变校验矩阵的循环子矩阵结构实现了CCSDS标准中的7/8码率编码方案的奇偶并行编码,且编码结果奇偶并行输出。在编码器的编码速...
关键词:CCSDS标准 低并行度 7/8码率LDPC编码 
IEEE 802.16e标准中LDPC编码的实现与仿真被引量:6
《电子技术应用》2014年第9期101-104,共4页宁平 
根据IEEE802.16e标准中LDPC编码的定义,提出了一种利用高速状态机来实现编码的快速算法。在Quartus II下使用Verilog HDL实现了该算法并进行了时序仿真。仿真结果表明,设计具有良好的实时性,克服了以往设计中预处理复杂、消耗逻辑资源...
关键词:LDPC编码 IEEE 802 16标准 基校验矩阵 
基于LDPC编码的CPM调制系统设计与分析被引量:1
《电子技术应用》2011年第12期110-113,共4页李寰宇 柏鹏 彭卫东 王徐华 贺刚 
装备预先研究项目基金51310020401;陕西省重点实验室基金201102Y02)
从对抗需求和可实现性出发,设计了一种基于LDPC编码的CPM调制系统,对系统结构进行了优化设计,避免了LDPC和CPM之间多次迭代所带来的系统复杂度问题,通过对编码和调制过程中的主要算法进行简化,减少了运算量,提高了可实现性。最后,对系...
关键词:对抗性无线通信 低密度奇偶校验码 连续相位调制 串行级联 
SVC在无线信道传输中的非均衡差错保护被引量:1
《电子技术应用》2010年第8期130-133,137,共5页杜翠红 李晓峰 简冲 
国家863项目;面向多业务的广义光突发交换(G-OBS)网络体系结构与关键技术(2009AA01Z215)
针对H.264的可伸缩视频编码扩展标准(SVC)在噪声信道中的传输,采用低密度奇偶校验码(LDPC)提出一种非均衡差错保护的方案。在所提的方案中,根据时间、分辨率和质量把原视频序列按重要性分成不同的层。由于不同层的数据对错误的敏感性不...
关键词:可伸缩视频编码 非均衡差错保护 LDPC编码 
基于改进型Q矩阵LDPC编码的硬件实现被引量:1
《电子技术应用》2010年第1期57-59,63,共4页诸叶 张福洪 方洪灿 
在DVB-S2中使用LDPC码,设计了一种准规则Q矩阵LDPC码编码器。其编码复杂度与信息位的长度成正比,有效降低了编码复杂度和设计难度。根据具体实现要求,在QuartusII平台上用FPGA实现了可变码率及码长的编码器。结果证明其硬件资源占用很少...
关键词:LDPC码 编码器 Q矩阵 
基于IEEE802.16e的LDPC编码器设计与实现被引量:6
《电子技术应用》2007年第2期119-122,共4页陈志凯 韩泽耀 
提出了一种基于IEEE802.16e的具有线性编码复杂度的LDPC码的硬件编码器结构,并且在TSMC的0.18μm工艺库的最恶劣情况下,通过Design Compiler工具综合可以达到385MHz的速度。
关键词:LDPC码IEEE802.16e 编码器 硬件实现 
检索报告 对象比较 聚类工具 使用帮助 返回顶部