许帅

作品数:3被引量:1H指数:1
导出分析报告
供职机构:华东师范大学更多>>
发文主题:压控振荡器CMOS并联电容压控振荡电路反馈型更多>>
发文领域:电子电信文化科学电气工程更多>>
发文期刊:《微电子学》《电子器件》更多>>
所获基金:国家科技重大专项上海市科委国际合作基金上海市国际科技合作基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-3
视图:
排序:
433MHz ASK接收机中低噪声锁相环的设计
《微电子学》2010年第6期805-809,共5页许帅 何伟 张润曦 马聪 赖宗声 
国家科技重大专项基金资助项目(2009ZX01034-002-002-001-02)
采用0.18μm CMOS RF工艺,实现了一款用于433 MHz ASK接收机的低噪声锁相环。系统采用优化的电源组合和合理的版图布局避免模块间的噪声干扰;VCO模块运用LC滤波器、LDO调压器,结合开关电容阵列调谐技术,提高相位噪声性能;针对鉴频鉴相...
关键词:CMOS 接收机 锁相环 相位噪声 
一种用于流水线ADC的可调节多相时钟产生电路被引量:1
《微电子学》2010年第5期640-643,648,共5页马聪 蒋颖丹 田应洪 许帅 石艳玲 赖宗声 
国家科技重大专项资助(2009ZX01034-002-002-001);上海市科委国际合作项目资助(08706200802;08700741300;09700713800)
设计了一种应用于10位80 MS/s流水线A/D转换器的可调节多相时钟产生电路。该电路采用一种电流镜结构,通过调节可变电阻的阻值来实现对单位延迟时间的精确控制。芯片采用IBM 0.13μm CMOS工艺实现,电源电压为2.5 V。在各种条件下仿真所...
关键词:A/D转换器 时钟电路 延时单元 CMOS 
符合EPC C1G2标准的阅读器数字基带编解码模块设计和FPGA验证
《电子器件》2009年第2期438-441,共4页周灏 陈亦灏 许帅 赖宗声 
上海市国际合作基金项目资助(07SA04)
编解码模块是RFID阅读器数字基带的重要模块,负责对来自数据存储单元的信号编码以及对来自采样模块的信号解码。本文设计了符合EPC C1G2标准的阅读器数字基带部分的编解码模块,并且在FPGA上验证。编解码模块包括CRC编码和校验,PIE编码,...
关键词:射频识别 EPCC1G2 循环冗余校验 PIE FM0 
检索报告 对象比较 聚类工具 使用帮助 返回顶部