王森章

作品数:24被引量:81H指数:5
导出分析报告
供职机构:上海交通大学微纳科学技术研究院更多>>
发文主题:直接数字频率合成器DDS假手控制系统MSM光电探测器更多>>
发文领域:电子电信自动化与计算机技术医药卫生电气工程更多>>
发文期刊:《半导体光电》《微处理机》《微电子学》《微型电脑应用》更多>>
所获基金:国家自然科学基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
两种检测微弱正弦信号方法的比较研究
《微处理机》2009年第3期46-48,共3页韩佳鸣 王森章 
研究了低信噪比条件下,(互)相关解调和多重自相关两种不同的微弱正弦信号检测方法,利用MATLAB/SIMULINK分别对这两种算法进行仿真并对结果进行分析,最后作出比较总结。
关键词:弱信号检测 相关解调 多重自相关 
片上多机系统动态总线仲裁器设计与应用
《微处理机》2008年第6期2-4,8,共4页王志涛 王森章 杨李贵 
通过对现在存在的仲裁器类型进行研究,设计了一种基于FIFO状态的动态仲裁器,解决了传统仲裁器对带宽响应不足的问题。同时在Altera芯片构造的片上多机系统中进行了仿真测试,证明了该设计在不影响请求响应时间的基础上,能动态调整处理机...
关键词:仲裁策略 动态优先级 带宽 主器件 
基于可重构乘法器的FIR数字滤波器设计被引量:1
《微处理机》2008年第5期2-4,共3页王婷 王森章 
讨论了一种新的乘法器结构(ReMB),并把它应用于数字FIR滤波器的设计中。在设计中,基于ReMB结构,通过改进RAG-n算法,简化FIR滤波器乘法模块的结构,减少硬件实现面积,提高速度。设计的32阶半带FIR滤波器用Verilog硬件描述语言进行描述,并...
关键词:FIR滤波器 可重构乘法器 RAG—n算法 数字信号处理 
一种低消耗高效能的AES加密算法芯片设计被引量:1
《微处理机》2008年第4期4-7,共4页杨景超 王森章 
在一些便携式电子设备中,希望使用小面积、低功耗的加密芯片。首先介绍AES加密算法,结合该算法的变换特点,为了降低AES硬件实现的面积和功耗,引入CSE(Common Subex-pression Elimination)算法对其关键模块进行优化;设计了仅仅使用4个sbo...
关键词:高级加密标准(AES) 消除公共因式(CSE) 芯片设计 
ADF4107在射频电路中的应用被引量:6
《微处理机》2008年第3期16-18,共3页唐伟杰 王森章 
ADF4107是ADI公司生产的高集成度PLL频率合成器,该芯片具有宽频带、低噪声、低功耗及低成本等优点,具有7GHz带宽。介绍了ADF4107及其在DCS1800标准移动电话接收器系统中的应用。
关键词:射频接收器 锁相环 固定射频 调谐中频 本地振荡器 
一种新的应用于图像处理的DCT算法设计
《微处理机》2008年第2期117-119,共3页张冲 王森章 
提出了一种DCT的新的无乘法硬件实现结构,用基于DA分布式算法的CORDIC旋转算法来实现DCT变换,它改变了单独使用DA分布式算法的寻址机制,减小了查找表的规模,使查找表读出的时间大大减少;而且能够避免单独使用CORDIC旋转算法需要的深流水...
关键词:离散余弦变换 分布式算法 查找表 坐标旋转数字式计算机 
基于AR2010微控制器的GPS接收机设计被引量:2
《微处理机》2006年第6期18-19,共2页王振林 王森章 张冲 
AR2010型PDA/GPS芯片是一款集成了GPS控制器的SoC芯片,它使用M IPS的32位CPU内核并包含了GPS及各种外围设备控制器,主要介绍了基于这款芯片的GPS软件机的设计。
关键词:GPS接收机 片上系统(SoC) NEMA-0183标准 微控制器 
DDS波形发生器幅度量化误差的分析及其抑制被引量:5
《微处理机》2006年第4期1-2,7,共3页张丽芝 王森章 
讨论了DDS技术的基本组成结构、工作原理和特点。还就DDS技术中的幅度跳变产生的杂散进行了分析,提出一种新的幅度量化杂散信号的抑制方法,此方法通过一个频率恒定的时钟对输出相累加器输出信号进行脉宽调制采样,从而减小相累加器的步进...
关键词:直接数字频率合成技术(DDS技术) 杂散抑制 相位累加器 
应用于音频放大器的多位Σ-Δ调制器的设计
《微型机与应用》2005年第9期24-26,共3页张冲 王森章 王振林 
为在低过采样率下设计出高性能的调制器,通过采用级间反馈和1位AD/DAC与多位AD/DAC的混合设计,降低多位DAC非线性化而带来的噪声,进一步改善输出信号的信噪比。提出了一种应用于数字音频放大器中的多位Σ-Δ调制器结构。
关键词:∑-△调制器 数模转换器 信噪比 过采样率 数字音频放大器 混合设计 应用 DAC 非线性化 输出信号 
一种高速低功耗直接数字频率合成器的设计与实现被引量:11
《微电子学》2004年第5期572-574,共3页郭军朝 王森章 
 根据直接数字频率综合(DDS)的原理,采用各种优化技术,设计了一种高速低功耗直接数字频率合成器。详细介绍了电路结构及优化方法。电路采用Xilinx公司的Virtex器件实现,取得了较好的整体性能。
关键词:现场可编程门阵列 频率合成器 直接数字频率合成 流水线结构 
检索报告 对象比较 聚类工具 使用帮助 返回顶部