谢铁顿

作品数:1被引量:5H指数:1
导出分析报告
供职机构:河南财经政法大学成功学院更多>>
发文主题:乘法器部分积BOOTH编码优化设计更多>>
发文领域:电子电信更多>>
发文期刊:《计算机工程》更多>>
所获基金:国家重点实验室开放基金国家自然科学基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-1
视图:
排序:
基于Radix-4 Booth编码的乘法器优化设计被引量:5
《计算机工程》2012年第1期233-235,共3页陈海民 李峥 谢铁顿 
国家自然科学基金资助项目(61072047);郑州市创新型科技人才队伍建设工程基金资助项目(096SYJH21099);现代通信国家重点实验室基金资助项目(9140C1106021006)
传统Radix-4 Booth编码在负值部分积生成过程中会产生大量求补操作,影响乘法器的工作效率。为此,提出一种重组部分积的乘法器优化设计。通过增加一个"或"门运算以及重组硬连线,避免求补过程中的加法运算,并且未产生多余的部分积。在32...
关键词:Radix-4Booth编码 乘法器 部分积 关键路径延迟 芯片面积消耗 
检索报告 对象比较 聚类工具 使用帮助 返回顶部