一款异步256kB SRAM的设计  被引量:2

Design of 256-kbit Asynchronous SRAM

在线阅读下载全文

作  者:潘培勇[1] 李红征[2] 

机构地区:[1]江南大学信息工程学院,江苏无锡214036 [2]中国电子科技集团公司第58研究所,江苏无锡214035

出  处:《电子与封装》2007年第10期17-20,共4页Electronics & Packaging

摘  要:在集成电路设计制造水平不断提高的今天,SRAM存储器不断朝着大容量、高速度、低功耗的方向发展。文章提出了一款异步256kB(256k×1)SRAM的设计,该存储器采用了六管CMOS存储单元、锁存器型灵敏放大器、ATD电路,采用0.5μm体硅CMOS工艺,数据存取时间为12ns。The design of a 256k bit SRAM is presented in this paper. This SRAM is achieved by using six transistor CMOS memory cell, latched sense amplifier, and ATD circuit. The SRAM is achieved by 0.5μm CMOS technology. The access time of SRAM is 12ns.

关 键 词:静态随机存储器 存储单元 译码器 灵敏放大器 地址变化探测电路 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象