检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李拂晓[1] 林金庭[1] 毛昆纯[1] 余志平[2]
机构地区:[1]南京电子器件研究所,210016 [2]清华大学,北京100084
出 处:《固体电子学研究与进展》1991年第2期89-94,共6页Research & Progress of SSE
基 金:国家自然科学基金重大项目
摘 要:本文主要从事GaAs自对准高温栅全离子注入技术(SAG)的研究,并以此工艺为基础,制作了WSi_xN_y/GaAs SBD,栅长分别是0.8μm和0.5μm的MESFET和GaAs.高速运算放大器差分输入电路.其中制造的耗尽型MESFET,栅长0.8μm,栅宽25μm,夹断电压V_P=-2.5V,跨导gm达170mS/mm栅宽,饱和压降V_(dss)仅0.7V,漏源击穿电压BV_(dx)达6V.制造的GaAs运放差分输入电路,最大直流增益30dB,在1GHz下仍有29dB的增益,平均直流增益22dB,输入失偏较小,电源8~12V可调,其性能达国外1985年实验室研制水平.在电路设计中,采用SPICE3a7程序,成功地进行了GaAs差分输入电路模拟和设计.In this thesis, full ion-implated refractory self-aligned gate(SAG) GaAs planar IC technology was studied in detail. The GaAs D-mode MESFETs and the operational amplifier differential input circuits have been successfully fabricated with excellent performances, good uniformity and high yield. The typical features of fabricated GaAs SAG MESFETs arc as follows: minimum gate length L8=0.5μm,gm= 170mS/mm, Vp=-2.5V. A high speed operational amplifier differential circuit was designed and fabricated by SAG technology with agreement between simulated and measured data. It demostrated maximum DC gain 30dB, average DC gain 22dB, and maximum gain 29dB at 1GHz.
分 类 号:TN386.6[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.3