借助虚拟工艺加速工艺优化  

在线阅读下载全文

作  者:Joseph Ervin 

机构地区:[1]泛林集团

出  处:《电子工业专用设备》2020年第4期58-62,共5页Equipment for Electronic Products Manufacturing

摘  要:我们不断向先进的CMOS的微缩和新存储技术的转型,导致半导体器件结构的日益复杂化。例如,在3D NAND内存中,容量的扩展通过垂直堆栈层数的增加来实现,在保持平面缩放比例恒定的情况下,这带来了更高深宽比图形刻蚀工艺上的挑战,同时将更多的阶梯连接出来也更加困难。人们通过独特的整合和图案设计方案来解决工艺微缩带来的挑战,但又引入了设计规则方面的难题。二维(2D)设计规则检查(DRC)已不足以用来规范设计以达成特定性能和良率目标的要求。同时完全依赖实验设计(DOE)来进行工艺表征和优化也变得难以操作。以往工程师通过运用DOE实验来节省工艺研发的成本和时间,而现在他们需要进行数以百计的DOE才能达到目的,这反而需要大量的时间和物料,包括晶圆。

关 键 词:半导体器件 设计规则检查 高深宽比 刻蚀工艺 缩放比例 规范设计 存储技术 虚拟工艺 

分 类 号:TN305[电子电信—物理电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象