国家高技术研究发展计划(2012AA012402)

作品数:19被引量:52H指数:4
导出分析报告
相关作者:李树国肖侬刘芳何丹张倩更多>>
相关机构:清华大学国防科学技术大学更多>>
相关期刊:《微电子学与计算机》《计算机应用与软件》《微电子学》《计算机研究与发展》更多>>
相关主题:FPGAPCIEFPGA实现SDASIC实现更多>>
相关领域:电子电信自动化与计算机技术更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
KASUMI算法的芯片设计与实现
《微电子学与计算机》2015年第11期74-77,81,共5页许静雯 李树国 
国家"八六三"计划项目(2012AA012402);清华大学自主研发计划(2011Z05116)
KASUMI算法是第三代移动通信系统(3G)使用的一种加密算法.提出一种二合一结构来实现KASUMI算法的芯片设计,依据此二合一结构,KASUMI算法由原始的八轮循环迭代减少为四轮,从而降低了时钟周期数,提高了吞吐率.同时,该设计还实现了f8加密...
关键词:KASUMI f8 f9 二合一 
支持f8、f9算法Snow3G的FPGA设计与实现
《微电子学与计算机》2015年第9期90-94,共5页沈超鹏 李树国 
清华大学自主研发计划(2011Z05116);国家"八六三"计划(2012AA012402);清华信息科学与技术国家实验室(2015年立项)
f8加解密算法和f9完整性算法广泛地应用于移动通信网络安全中,但f8、f9算法性能目前仍满足不了移动网络安全高吞吐率的需求.由此提出了一种新的22合1结构,该结构以Snow3G算法为核心,并且支持f8算法和f9算法.在Quartus II 13.0下采用Alt...
关键词:f8 f9 22合1 Snow3G FPGA 
HMAC-MD5的FPGA优化与实现被引量:2
《微电子学与计算机》2015年第9期100-104,共5页蔡啸 李树国 
国家"八六三"计划(2012AA012402);清华大学自主研发计划(2011Z05116);清华信息科学与技术国家实验室项目(2015年立项)
在信息安全领域,数据完整性和真实性是十分重要的.HMAC-MD5算法是实现数据完整性和真实性验证的一种算法.HMAC-MD5的软件实现性能较低,而它的FPGA硬件实现性能较高.为了提高FPGA实现的性能,提出了一种二合一的结构,处理512bit数据周期...
关键词:HMAC-MD5 FPGA 吞吐率 
基于FPGA的高性能3DES算法实现被引量:6
《微电子学与计算机》2015年第9期54-59,共6页朱欣欣 李树国 
国家"八六三"计划(2012AA012402);清华大学自主研发计划(2011Z05116);清华信息科学与技术国家实验室(2015年立项)
传统3DES算法需要48轮迭代周期,存在吞吐率低的问题,提出二合一的循环迭代结构,该结构完成一次加解密运算需要25个时钟周期,兼容了ECB和CBC两种工作模式.在Altera公司的Quartus II 13.0软件上进行FPGA实现,选用器件EP4SGX530NF45C3,延时...
关键词:吞吐率 循环迭代结构 
Fast RSA decryption through high-radix scalable Montgomery modular multipliers
《Science China(Information Sciences)》2015年第6期132-147,共16页WU Tao LI ShuGuo LIU LiTian 
supported by the National High Technology Research and Development Program of China(Grant No.2012AA012402);the Tsinghua National Laboratory for Information Science and Technology(to be granted in 2015);the Independent Research and Development Program of Tsinghua University(Grant No.2011Z05116)
This paper improves the quotient-pipelined high radix scalable Montgomery modular multiplier by processing w-bit and k-bit words in carry save form instead of some (w + k)-bit length operands. It directly reduces b...
关键词:RSA high radix SCALABLE Montgomery modular multiplication CRT 
基于身份加密体系IBE的软件实现被引量:1
《计算机应用与软件》2015年第4期301-304,325,共5页续素芬 李树国 
国家自然科学基金项目(61073173);国家高技术研究发展计划项目(2012AA012402);清华大学自主研发计划项目(2011Z05116)
在可实现的基于身份加密体系IBE(Identity-Based Encryption)中,椭圆曲线上的双线性对可用于IBE加解密算法的构造。目前尚无关于IBE加密体系软件实现中Tate对的计算及化简的研究。针对这一事实,提出一种基于软件实现的IBE体系架构。从...
关键词:基于身份加密体系 BF-IBE架构 Tate对化简 
一种基于PCIE的FPGA密码芯片验证测试系统
《微电子学与计算机》2014年第11期79-82,87,共5页刘学光 李树国 
国家"八六三"计划项目(2012AA012402);国家自然科学基金项目(61073173);清华大学自主研发计划项目(2011Z05116)
搭建了一种基于PCIE通信的用于密码芯片的FPGA验证与测试系统.该系统针对SM234密码芯片的验证测试,提出了一种芯片流片前后验证测试的方法.在芯片流片前利用FPGA实现密码芯片逻辑,以验证密码芯片的功能,降低芯片的流片风险.同时,为密码...
关键词:PCIE 密码芯片 FPGA验证 测试 
SM3杂凑算法的ASIC设计和实现被引量:8
《微电子学与计算机》2014年第9期143-146,152,共5页张倩 李树国 
国家"八六三"计划(2012AA012402);国家自然科学基金(61073173);清华大学自主研发计划(2011Z05116)
针对国家商用密码SM3杂凑算法提出了一种四合一的ASIC实现架构.该架构采用进位保留加法器和循环展开方式,与单轮结构相比,时钟周期数减少了75%,吞吐率提高了29.4%.采用65nm的SMIC工艺,在125MHz的低时钟频率下,吞吐率达到了4Gb/s.此款SM...
关键词:SM3 杂凑算法 ASIC实现 填充 
自动配速的SATA硬盘加密桥的设计与实现被引量:1
《微电子学与计算机》2014年第9期24-27,共4页万晨庚 李树国 
国家"八六三"计划(2012AA012402);国家自然科学基金(61073173);清华大学自主研发计划(2011Z05116)
硬盘加密是大容量安全存储的核心问题.基于SATA接口,提出一种桥接方式实现的硬盘加密桥设计.该设计实现了加密算法可配置,可实现对称加密的SM4和AES等算法,并能够自动检测并匹配SATA1.0与SATA2.0两种速度.重点介绍了SM4算法的实现.FPGA...
关键词:SATA硬盘加密桥 自动配速 SM4 AES FPGA 
超立方体法在SM4算法S盒中的应用被引量:2
《微电子学与计算机》2014年第7期10-13,17,共5页王悦 李树国 
国家"八六三"计划项目(2012AA012402);国家自然科学基金项目(61073173);清华大学自主研发计划(2011Z05116)
S盒是商用密码算法SM4中最耗时的一部分,因此构造高性能的S盒具有重要意义.为了显著减少SM4算法进行加解密运算的延时,我们引入了N维超立方体法构造S盒,在硬件电路的实现上,相比于传统S盒的查表法延时缩短6%,面积减少17%.此方法同时适...
关键词:SM4 S盒 查表法 N维超立方体法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部