国家科技重大专项(2009ZX01034-001-002-003)

作品数:14被引量:13H指数:2
导出分析报告
相关作者:张盛兵黄嵩人阮园史浩山夏安祥更多>>
相关机构:中国电子科技集团第五十八研究所西北工业大学江南大学陕西师范大学更多>>
相关期刊:《航空计算技术》《计算机技术与发展》《微电子学》《微型电脑应用》更多>>
相关主题:DSP数字信号处理器汇编器LISALI更多>>
相关领域:自动化与计算机技术电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
可配置片上数据存储的统一存取
《航空计算技术》2015年第2期113-117,共5页刘博 杜文亮 
国家"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
针对DSP应用领域高实时性和大容量存储的需求,提出了一种基于MCU-DSP融合架构处理器的可配置片上数据存储统一存取设计方法。介绍了片上数据存储的总体结构与其内部数据存储的组织结构,采用非连续字节编址模式和特殊的访存地址分割与组...
关键词:DSP 片上数据存储 统一存取 非连续字节编址 SPRAM 
一种面向CoSy编译框架的编译优化开发方法被引量:2
《计算机技术与发展》2013年第3期61-64,共4页刘博 李蜀瑜 阮园 
核高基重大专项基金资助项目(2009ZX 01034-001-002-003);中央高校基本科研业务费专项资金(GK201002011);陕西师范大学研究生培养创新基金(2012CXS056)
鉴于编译器在系统开发中日趋重要的地位和CoSy在编译器开发中的良好应用前景,文中引入并介绍了基于CoSy的编译器开发的整体流程,并且指出了开发过程中遇到的重点问题和难点问题。文章对编译器开发的主要工作和内容进行介绍,对编译过程...
关键词:COSY CoSy中级中间表示 编译器开发环境 cgd文件 DFG 中间代码优化 窥孔优化 
静态超标量MCU-DSP内核的Load先行访存调度被引量:2
《计算机应用研究》2013年第2期450-453,共4页刘博 张盛兵 黄嵩人 
"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
针对嵌入式控制与数字信号处理混合应用领域,建立了一种基于MCU-DSP融合架构处理器的Load先行机制。该内核使用静态超标量技术,拥有整数、存取、循环三条流水线,并采用特殊的四级流水。在存取流水线中,Load先行机制通过动态调度指令的...
关键词:微控制器(MCU) 数字信号处理器(DSP) Load先行 静态超标量 动态调度 
支持多种精度小数的运算单元设计
《微电子学与计算机》2012年第4期150-153,157,共5页冯寅翀 张盛兵 黄嵩人 樊晓桠 
"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
针对DSP在应用中大量的使用不同精度的小数运算,对数据运算单元进行详细设计.通过对Q15格式小数计算特点的分析,增加多精度累加型数据格式,满足乘累加过程中对于精度的要求.同时,对执行部件的时延进行分析评估后,合理的划分流水线,在满...
关键词:数字信号处理器 小数运算 Q格式小数 多精度累加型数据格式 乘累加单元 单指令多数据 
一种具有预驱动电路的低抖动LVDS驱动器
《微电子学》2012年第2期183-186,共4页吴付豪 郭良权 
国家核高基项目(2009ZX01034-001-002-003)
传统LVDS驱动器由于电源不稳定、驱动器与传输线之间阻抗不匹配等不良因素的影响,输出波形会出现抖动,质量下降。在传统LVDS驱动器的基础上,设计了一种新颖的LVDS驱动电路。该电路采用预驱动技术,控制输出电压的翻转和减少总输入电容,...
关键词:低电压差分信号 预驱动电路 驱动器 低抖动 低电容 
基于LISA模型的汇编器研究与实现被引量:3
《微电子学与计算机》2012年第2期114-118,共5页魏国 吴健 阮园 
"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
介绍了一种基于LISA模型的汇编器设计方法,着重分析了LISA模型的建模方法,并针对一款DSP处理器的指令集进行建模,在LISA模型的基础上借助PD(Processor Designer)平台成功生成汇编器lasm,最后对所生成的汇编器进行了反汇编验证.
关键词:LISA PD 汇编器 DSP 
支持多处理器通信的同/异步串口的设计被引量:2
《微电子学》2012年第1期107-110,114,共5页谷畅霞 李天阳 陶建中 
国家核高基项目(2009ZX01034-001-002-003)
同/异步串口集成了同步和异步串口的功能,相比于单一功能的串口,配置灵活,且节约芯片资源。通过模块化设计方法实现同/异步串口的设计与仿真,并着重在内部模块设计中体现同步和异步功能的有效结合,合理复用逻辑功能。利用寄存器实现模...
关键词:同/异步串口 多处理器通信 DSP 
一种DSP的快速上下文切换机制被引量:2
《计算机应用研究》2012年第1期203-206,共4页刘月吉 张盛兵 黄嵩人 
国家"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
针对嵌入式系统实时控制和信号处理的需求,建立了一种基于DSP架构的快速上下文切换机制,为实时处理提供了有力支持。机制采用两条独立的总线,分别用来传送地址和数据信息,实现地址和数据信息的并行传输,增加了上下文保存和恢复的带宽;...
关键词:数字信号处理器 上下文切换 影子寄存器 中断嵌套 
超标量DSP的片上调试与实时跟踪支持
《计算机应用研究》2012年第1期207-210,共4页王刚 张盛兵 黄嵩人 
"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
针对嵌入式系统日益严峻的调试挑战,提出并实现了一种基于32 bit超标量DSP内核的片上调试与实时跟踪架构。该架构通过设计专用的跟踪接口与其他硬件资源,并扩展JTAG端口、存储器保护逻辑与流水线控制逻辑,以较低的硬件开销实现对内核的...
关键词:超标量数字信号处理器 片上调试 实时程序跟踪 运行控制 单步调试 
DSP中指令Cache的低功耗设计被引量:1
《计算机工程与应用》2011年第32期82-86,共5页杨晓刚 屈凌翔 张树丹 
核高基项目(No.2009ZX01034-001-002-003)
设计了一种低功耗指令Cache:通过在CPU与一级指令Cache之间加入Line Buffer,来减少CPU对指令Cache的访问次数,从而降低指令Cache的功耗。此外在Line Buffer控制器中添加了重装控制单元,当指令Cache发生缺失时,能将片外存储单元中的指令...
关键词:CACHE LINE BUFFER 低功耗 重装控制单元 
检索报告 对象比较 聚类工具 使用帮助 返回顶部