时序电路设计

作品数:35被引量:64H指数:4
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:梅雪松陶涛方振国李敏杰司国良更多>>
相关机构:宁波大学青岛歌尔声学科技有限公司西安交通大学中国科学院更多>>
相关期刊:《大地测量与地球动力学》《新疆工学院科研论文选编》《自动化技术与应用》《电子学报》更多>>
相关基金:国家自然科学基金安徽省高等学校省级质量工程项目中国地震局地震研究所所长基金安徽省优秀青年科技基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
数字电子技术教学中的若干问题探讨
《教育教学论坛》2019年第35期195-196,共2页成凤敏 
河北省高等教育教学改革研究与实践项目,项目名称:SPOC混合教学模式在数字电子技术课程教学中的应用研究(项目编号:070180101)
针对《数字电子技术基础》(第六版)教材,结合教学过程中存在的问题提出教学新思路。教学实践表明,通过新思路可以让学生快速地求解问题,避免出错,取得良好的教学效果。
关键词:数字电路 卡诺图 时序电路设计 
基于行为卡诺图的低功耗时序电路设计被引量:2
《淮北师范大学学报(自然科学版)》2018年第2期26-32,共7页董坤 方振国 
安徽省质量工程项目(2016zy109;2015tszy014;2014xnzx009)
针对传统时序电路中存在的冗余时钟信号问题,分析冗余时钟信号在系统中的产生条件及分布情况.研究将基于算法优化与基于电路控制的两种门控技术相融合,提出一种新的低功耗时序电路设计方法.该方法在优化算法上,引入行为卡诺图的分析设...
关键词:低功耗 行为卡诺图 门控电路 时序电路 
基于USB3.0的FPGA对线阵CCD驱动时序电路设计
《中国高新技术企业》2016年第13期15-17,共3页党祯 荣剑 
高速线阵CCD底层驱动电路的设计是保障CCD高质量成像的必要条件。文章以TCD1209D型号线阵CCD为例,设计一种基于FPGA(EP3c16f484c8n)的高速线阵CCD驱动电路,通过VHDL语言对驱动电路进行硬件描述,使用USB3.0对信号进行传输,最终实现整个CC...
关键词:高速CCD FPGA 驱动电路 USB3.0 时序电路 
基于CPLD和VHDL的CCD驱动时序电路设计被引量:1
《电子科学技术》2016年第1期74-80,共7页燕玮 
本文描述了彩色线阵CCD-TCD2252D驱动电路的时序关系,介绍了一种基于CPLD和VHDL的CCD驱动时序电路设计方法。采用Quartus II9.0对所设计的驱动时序进行仿真,给出了驱动电路的设计结果和时序仿真图,以及实际波形图。实验验证了这种时序...
关键词:CPLD 电荷耦合器件 驱动时序 VHDL 
基于冗余抑制的低功耗时序电路设计被引量:1
《牡丹江师范学院学报(自然科学版)》2013年第2期18-19,共2页方振国 李群 苗曙光 
淮北师范大学教学研究项目(jy12229);安徽省优秀青年人才基金项目(2011SQRL074);安徽省质量工程项目(2012zy038);(2012JYXM863)
针对时序电路中存在的大量冗余时钟信号带来的附加功耗问题,引入基于行为卡诺图的时钟门控逻辑优化技术,对电路中的冗余时钟进行合理封锁,达到降低系统功耗的目的.以六进制同步加法计数器为设计实例,经Multisim进行仿真测试.该方法设计...
关键词:低功耗 冗余抑制 时序电路 
基于FPGA技术的RS232接口时序电路设计被引量:8
《现代电子技术》2012年第11期175-176,共2页郝立兵 
RS 232接口是现在最常用的一种通信接口。随着FPGA技术的高速发展,一些常见的接口电路的时序电路可以通过FPGA实现,通过这种设计可减少电路系统元件的数量,提高系统集成度和可靠性。详细阐述了如何通过FPGA实现RS 232接口的时序逻辑设计。
关键词:FPGA 时序电路 RS 232 串行通信 
显示驱动芯片中MPU写SRAM时序电路设计
《电脑知识与技术》2011年第3期1644-1645,1648,共3页陈唯一 梁蓓 
分析了SRAM cell设计的特点,以及MPU接口写SRAM所需要的控制信号。MPU接口写SRAM时,这些信号必须要保证在严格的时序控制下产生与撤消,否则,可能在SRAM cell电压并未建立稳定的情况下就撤消数据信号,或者,在写入时,因为充放电电...
关键词:LCD显示驱动芯片 SRAM时序电路 
基于CPLD的线阵CCD驱动时序电路设计被引量:7
《大地测量与地球动力学》2010年第B11期123-125,共3页项大鹏 杨江 杨建 
中国地震局地震研究所所长基金(6083)
CCD驱动时序电路的设计是CCD应用的最基本也是最关键的问题。通过复杂可编程逻辑器件(CPLD)搭建时序电路,可以充分发挥其"可编程"技术特性,简化电路结构并具备极强的通用性。介绍利用CPLD实现驱动电路的主要特性、工作原理和设计思想并...
关键词:CCD 复杂可编程逻辑器件(CPLD) VHDL语言 驱动程序 驱动电路 
基于数据选择器和D触发器的多输入时序电路设计被引量:2
《现代电子技术》2010年第12期10-12,共3页任骏原 
为了探索多输入时序逻辑电路的简便实现方法,介绍了基于数据选择器和D触发器的多输入时序逻辑电路设计技术。即将D触发器和数据选择器进行组合,用触发器的现态作为数据选择器选择输入变量、数据选择器的输出函数作为触发器的D输入信号,...
关键词:D触发器 数据选择器 时序网络 多输入时序逻辑电路 
基于FPGA的TDI-CCD时序电路设计被引量:3
《现代电子技术》2010年第4期180-182,共3页刘燕 高伟 陈楚君 陈川 
介绍TDI-CCD的特点、工作原理,根据项目所使用的TDI-CCD的使用要求,设计一种基于Altera公司的现场可编程门阵列(FPGA)EP3C25Q240的TDI-CCD驱动时序电路,驱动时序使用VHDL语言编写,在QuartusⅡ平台上进行时序仿真,通过在硬件电路中的测...
关键词:TDI—CCD 驱动时序 现场可编程门阵列 
检索报告 对象比较 聚类工具 使用帮助 返回顶部