时钟抖动

作品数:168被引量:275H指数:9
导出分析报告
相关领域:电子电信更多>>
相关作者:吴义华朱樟明王砚方丁瑞雪何正淼更多>>
相关机构:电子科技大学西安电子科技大学中国科学技术大学华为技术有限公司更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学x
条 记 录,以下是1-5
视图:
排序:
高速模数转换器的关键测量技术被引量:1
《微电子学》2022年第2期334-338,共5页张琳 岂飞涛 刘涛 朱蓓丽 刘海南 滕瑞 李博 赵发展 罗家俊 韩郑生 
对高速ADC的测量技术进行了分析研究,提出了基于高速ADC AD9433的测量方案。系统阐述了两类模拟输入驱动电路原理,详细介绍了两种模拟驱动电路和时钟电路抖动的分析方法。将上述理论分析应用于AD9433测量方案,测量结果证明了上述理论分...
关键词:高速ADC 测量 模拟驱动电路 时钟抖动 
高速宽带锁相环的相位噪声影响研究被引量:5
《微电子学》2019年第4期467-470,476,共5页刘琨 李铁虎 张俊安 
重庆市技术创新与应用示范项目(cstc2018jszx-cyztzx0049,cstc2018jszx-cyztzx0204,cstc2018jszx-cyztzx0206)
介绍了一种高速宽带锁相环的架构设计和基本原理。设计了双压控振荡器结构,使得锁相环输出时钟信号的频率范围达到6.0~12.5 GHz。基于锁相环的线性模型,从理论上分析了各单元电路的相位噪声对总体输出相位噪声的影响。基于65 nm CMOS工...
关键词:锁相环 相位噪声 时钟抖动 工艺角 
可调节型低抖动时钟占空比稳定电路的设计
《微电子学》2014年第1期74-77,91,共5页周启才 吴俊 郭良权 
介绍了一种用于高速流水线ADC双沿采样的时钟占空比稳定电路。在传统占空比稳定电路的基础上,增加合连续时间积分器的反馈环路,并设计了时钟周期检测电路,同时可通过SPI配置积分器的参考电压,在片外调节芯片制造过程中产生的误差,...
关键词:占空比稳定电路 时钟抖动 连续时间积分器 A D转换器 
相位噪声测量在时钟偏斜测试中的应用被引量:1
《微电子学》2013年第5期713-715,726,共4页王小强 
随着系统数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速数据链路中,时钟分配器的时钟偏斜会影响系统的整体性能。分析了相位噪声和时钟抖动的对应关系,通过时域到频域的转换,实现了时钟偏斜参数的高精度测量。以一款时钟分配...
关键词:时钟偏斜 相位噪声 时钟抖动 
适用于HDTV的低抖动时钟电路被引量:2
《微电子学》2007年第1期147-150,共4页陈丹凤 陆平 李联 任俊彦 
上海市经委"数字电视地面传输芯片"资助项目;上海市信息委"高清晰数字电视地面传输芯片设计"资助项目
采用高速鉴频鉴相器、抗抖动电荷泵和差分对称负载延迟单元优化结构,综合分析环形振荡器各类噪声模型,设计了一种适用于HDTV的低抖动时钟电路。芯片采用SMIC 0.35μm标准CMOS工艺,3.3 V电源电压。在一定测试环境下,输出30 MHz时钟信号...
关键词:时钟抖动 频率综合器 压控振荡器 相位噪声 高清电视 
检索报告 对象比较 聚类工具 使用帮助 返回顶部