数字时钟芯片

作品数:14被引量:2H指数:1
导出分析报告
相关领域:电子电信更多>>
相关作者:石文茂宋若川胡显华更多>>
相关机构:吉林农业大学更多>>
相关期刊:《电子技术(上海)》《今日电子》《电子产品世界》《电子技术应用》更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
阿尔泰推出高速高精度PXI/PCI-85XX系列数字化仪——高精度、低噪声和高动态范围
《电子技术应用》2012年第8期4-4,共1页
针对高速、高精度的应用需求,阿尔泰公司推出采样率为1MS/s~150MS/s、精度为8bit~16bit的PXI/PCI-85XX系列数字化仪,板卡搭配低相噪数字时钟芯片、精密校准电路及高性能ADC,使其具有高精度、低噪声和高动态范围的性能。
关键词:高速高精度 数字化仪 动态范围 PXI 阿尔泰 低噪声 数字时钟芯片 校准电路 
阿尔泰推出高速高精度PXI/PCI-85XX系列数字化仪
《计算机测量与控制》2012年第6期1491-1491,共1页
针对高速高精度的应用需求,我公司推出采样率从IMS/S到150MS/s,精度从8bit到16bitPXI/PCI-85XX系列数字化仪,板卡搭配低相噪数字时钟芯片、精密校准电路及高性能ADC,使其具有高精度、低噪声和高动态范围的性能。
关键词:高速高精度 数字化仪 PXI 阿尔泰 数字时钟芯片 校准电路 动态范围 IMS 
数字时钟芯片
《今日电子》2004年第12期100-100,共1页
DPLL芯片ZL30109可接受两路参考时钟输入,可自动同步到2kHz、8kHz、1.544MHZ、2.048MHZ、8.192MHZ、16.384MHz或19.44MHz频率的时钟上,能输出2kHz~19.44MHz的多种时钟。抖动性能优于0.5ns,可满足Stratum 4/4E要求,提供0.1...
关键词:芯片 时钟 DPLL 抖动性 自动同步 MH 性能 保持性 输入 输出 
Zarlink推出数字时钟芯片进一步扩展网络时钟产品线
《电子与电脑》2004年第12期16-16,共1页
关键词:时钟芯片 DPLL PDH 时钟控制 线路卡 电信级 宽带 扩展网络 网络应用 全球网 
新品方案
《通信世界》2004年第25期79-80,共2页
关键词:杰尔系统公司 宽带接入 卓联半导体公司 数字时钟芯片 市场 
Zarlink推出能够提供电信级性能的新型数字时钟芯片
《电子元器件应用》2004年第8期32-32,共1页
卓联半导体公司(Zarlink Semiconductor)日前推出了两款用于时钟卡设计的新型数字锁相环 (DPLL)芯片,为包括H.110和Advanced TCA(高级电信计算架构)在内的专有和标准化网络系统架构提供电信级的可靠性和性能。
关键词:卓联半导体公司 ZL30102 ZL30105 数字时钟芯片 
ZL30102/05:数字时钟芯片
《世界电子元器件》2004年第8期12-12,共1页
卓联半导体公司日前推出了两款用于时钟卡设计的新型数字锁相环(DPLL)芯片,为包括H.110和Advanced TCA(高级电信计算架构)在内的专有和标准化网络系统架构提供电信级的可靠性和性能。
关键词:芯片 DPLL 数字锁相环 卓联半导体公司 电信级 高级 架构 时钟卡 供电 网络系统 
Zarlink推出新型数字时钟芯片
《电子测试(新电子)》2004年第8期95-96,共2页
关键词:Zarlink公司 数字时钟芯片 数字锁相环 ZL30102 ZL30105 
Zarlink面向网络增长市场推出能够提供电信级性能的新型数字时钟芯片
《电子与电脑》2004年第8期135-136,共2页
关键词:卓联半导体公司 时钟芯片 ZL30102 ZL30105 
能提供电信级性能的新型数字时钟芯片
《国外电子元器件》2004年第8期78-78,共1页
关键词:卓联半导体公司 性能 数字锁相环 ZL30102 ZL30105 数字时钟芯片 
检索报告 对象比较 聚类工具 使用帮助 返回顶部