嵌入式处理器

作品数:881被引量:1232H指数:12
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:陈耀武严晓浪王典洪陈分雄肖万源更多>>
相关机构:浙江大学东南大学电子科技大学中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学与计算机x
条 记 录,以下是1-10
视图:
排序:
基于标志编码的指令Cache低功耗方法被引量:1
《微电子学与计算机》2016年第12期30-33,共4页李泉泉 龚晓华 郭二辉 
国家"核高基"重大专项(2012ZX01034001-001)
针对嵌入式处理器中指令Cache功耗显著的问题,提出了一种基于标志编码的低功耗指令Cache设计方法.通过增加一个容量很小的标志缓冲器来保存内核地址中的标志位,并利用位宽较小的标志编码存储器取代传统指令Cache结构中位宽较大的标志存...
关键词:标志编码 低功耗 指令CACHE 嵌入式处理器 
基于LCC的嵌入式处理器C语言编译器研究
《微电子学与计算机》2015年第1期80-84,共5页孙桂玲 范孟秋 杨长锐 毕晓朕 
国家自然科学基金项目(61171140);高等学校博士学科点专项科研基金项目(20130031110032);天津市科技支撑计划重点项目(14ZCZDNC00014)
介绍了一种为TRIC快速开发高级语言编译工具的方法.LCC是一个小型的可变目标C语言编译器,通过扩展LCC后端使其支持硬件中断等嵌入式C语言语法特性,进而实现TRIC的C语言编译器.经测试验证,此方法可大大降低移植LCC的难度和出错的概率,且...
关键词:LCC 嵌入式处理器 C语言 编译器 
L32嵌入式处理器动态流水线的设计与实现
《微电子学与计算机》2014年第12期34-37,共4页张云龙 来智勇 刘志鹏 
L32嵌入式处理器是自主研发的一种CISC 32位处理器,面向控制领域,能进行32位、16位、8位和1位算数逻辑运算,其三级流水线结构已通过Verilog HDL实现和验证.以此为基础,设计并实现了一种六级动态流水线方案,把原需要两个时钟周期的加法...
关键词:嵌入式处理器 动态流水线 加法器 并行执行 吞吐率 
基于Load重用的低功耗数据Cache设计
《微电子学与计算机》2014年第6期5-7,11,共4页李泉泉 薛志远 张铁军 王东辉 侯朝焕 
国家"九七三"计划项目(2009CB320202)
针对嵌入式处理器中数据Cache功耗显著的特点,提出了一种基于Load重用的低功耗数据Cache设计方法.通过保存Load指令从数据Cache中取回的数据,实现了随后Load指令对该数据的重新使用,从而减少了数据Cache的访问次数,有效降低了数据Cache...
关键词:Load重用 低功耗 数据CACHE 嵌入式处理器 
嵌入式处理器中分支目标缓冲器的研究与设计被引量:1
《微电子学与计算机》2012年第1期27-31,共5页王晨旭 张凯峰 张祥建 喻明艳 
针对嵌入式应用的特点,设计了一种基于RAM比较TAG的分支目标缓冲器(BTB),并通过硬件模拟方法(BTB控制逻辑用RTL实现,存储体用定制逻辑实现)研究BTB结构参数对BTB的性能、能耗以及对整个处理器系统的性能和能耗的影响,根据仿真结果选取...
关键词:分支目标缓冲器 分支预测器 嵌入式处理器 硬件模型 
分支指令特性与分支预测器的性能研究被引量:1
《微电子学与计算机》2010年第6期8-12,共5页喻明艳 张祥建 王晨旭 
根据分支指令的特性,分析了分支行为与分支预测技术对单发射嵌入式处理器CPI栈(CPI stacks)组成的影响,并在RTL级设计了分支预测器的时序精确模型,通过硬件模拟方法对分支指令特性和分支预测器的性能进行了研究.实验考察了分支指令在分...
关键词:CPI栈 分支预测器 单发射嵌入式处理器 硬件模型 
嵌入式处理器的浮点乘法器设计
《微电子学与计算机》2008年第12期33-36,共4页姚涛 高德远 王得利 潘永峰 
国家自然科学基金项目(60573107)
利用阵列乘法器中的压缩部分积的思想,通过对传统的串行执行乘法器的改造,提出了一种带压缩器的串行执行浮点乘法器,分析了具有不同压缩模块结构的乘法器的性能.实验表明,该乘法器可以有效地提高传统的串行乘法器的性能,而面积要小于阵...
关键词:浮点 乘法器 压缩器 嵌入式处理器 
高性能嵌入式图像处理系统研究被引量:8
《微电子学与计算机》2008年第6期38-41,共4页段宗涛 沙爱民 张燕妮 
陕西省自然科学基础研究计划项目(2007F11);中国博士后科学基金项目(20070421101)
为了提高计算机视觉中图像处理的速度,深入分析了计算机视觉中图像处理的三个层次的并行计算特征.以数据并行的处理元阵列芯片为基础,通过对其进行不同组合得到高性能嵌入式图像处理系统.该系统为图像处理提供了不同层次的数据并行性和...
关键词:嵌入式处理器 并行计算 处理元阵列 图像处理器 
无线通信专用嵌入式处理器的设计与实现
《微电子学与计算机》2006年第12期175-178,共4页初建朋 李小进 赖宗声 
上海市科委项目资助(047062019)
多模基带处理器芯片的设计已成为研究的热点。文章结合无线通信处理算法的特点,利用指令级加速技术,设计了一种基于无线通信中复数运算的16位嵌入式处理器核。利用它可以通过灵活的配置软件完成基带处理中绝大部分的复数相关运算和控制...
关键词:软件无线电 嵌入式处理器 指令级加速 
新型嵌入式处理器NiosII在电机伺服控制中的应用被引量:1
《微电子学与计算机》2006年第5期25-27,共3页陈波 戎蒙恬 魏然 
NiosII系列嵌入式处理器是Altera公司的32位RISC结构CPU。文章介绍了NiosII的结构特点及开发流程,利用NiosII软核设计了一个嵌入式直流无刷电机伺服控制系统。该系统充分利用Nios处理器集成度高、灵活性强、运算速度快的特点,实现了单...
关键词:NiosⅡ嵌入式处理器 嵌入式系统 SOPC 直流无刷电机 
检索报告 对象比较 聚类工具 使用帮助 返回顶部