微体系结构

作品数:60被引量:73H指数:5
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:王永文王蕾孟丹张民选黄立波更多>>
相关机构:国防科学技术大学中国科学院中国科学院大学天津大学更多>>
相关期刊:《现代生物医学进展》《计算机教育》《航空兵器》《微型计算机》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划中国科学院战略性先导科技专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
x86处理器向量条件访存指令安全脆弱性分析
《计算机学报》2024年第3期525-543,共19页李丹萍 朱子元 史岗 孟丹 
中国科学院战略性先导科技专项(XDC02010400)资助.
单指令多数据流(Single Instruction stream,Multiple Data streams,SIMD)是一种利用数据级并行提高处理器性能的技术,旨在利用多个处理器并行执行同一条指令增加数据处理的吞吐量.随着大数据、人工智能等技术的兴起,人们对数据并行化...
关键词:处理器安全 单指令多数据流(SIMD) 微体系结构侧信道攻击 VMASKMOV指令 地址空间布局随机化(ASLR) 
FastRMT:一种面向微体系结构创新的高速数据平面可编程系统
《计算机学报》2024年第2期473-490,共18页杨翔瑞 曾令斌 刘忠沛 陈颖文 吕高锋 杨程 苏金树 
国家自然科学基金(62372462,U22B2005);湖南省自然科学基金(2023JJ40682);国防科大青年自主创新科学基金(ZK2023-13);长沙市杰出创新青年培养计划(KQ2209027)资助.
网络数据平面可编程(Data Plane Programmability)给网络转发设备的数据平面赋予强大的可编程性,在不更换设备的情况下,可以动态部署新型机制与服务,例如路由转发核心机制、网络安全控制功能、网内计算加速服务等.由此,数据平面可编程...
关键词:数据平面可编程 可重构匹配表 微体系结构 FPGA原型 可编程协议无关报文处理 
处理器分支预测攻击研究综述被引量:2
《计算机学报》2022年第12期2475-2509,共35页刘畅 杨毅 李昊儒 邱朋飞 吕勇强 王海霞 鞠大鹏 汪东升 
国家重点研发计划(2021YFB3100902);国家自然科学基金(62072263)资助。
分支预测器是现代处理器的重要微架构组件,它可有效缓解流水线的控制流冒险问题,提升处理器性能.然而,尽管分支预测器的设计越发先进,设计细节也不被处理器厂商公开,但基于分支预测器的分支预测机制存在的安全问题仍不断被研究人员曝光...
关键词:分支预测 处理器安全 计算机微体系结构 侧信道 瞬态执行 
面向侧信道防御的安全除法器设计
《北京大学学报(自然科学版)》2022年第4期597-601,共5页马兵文 燕雪松 刘豪 刘朋远 易江芳 
国家电网总部科技项目(5700-201941313A-0-0-00)资助。
在利用运算部件的侧信道计时攻击及防御方法基础上,针对密码系统中常用的除法部件,基于固定延迟和可变延迟除法算法,进行面向侧信道防御的安全除法器设计。该设计兼顾性能和安全,适用于不同需求的工作环境。实验结果证明了该方法的有效...
关键词:微体系结构 侧信道 计时攻击 除法器 
处理器微体系结构安全研究综述被引量:4
《信息安全学报》2022年第4期17-31,共15页尹嘉伟 李孟豪 霍玮 
中国国家自然科学基金(No.61602470,No.61702508,No.61802394,No.U1836209,No.62032010);中国国家重点研究开发计划(No.2016QY071405);中国科学院战略重点研究计划(No.XDC02040100,No.XDC02030200,No.XDC02020200)的部分支持。
在CPU指令流水线中,为了提高计算机系统的执行效率而加入的Cache、TLB等缓存结构是不同进程共享的,因此这些缓存以及相关执行单元在不同进程之间的共享在一定程度上打破了计算机系统中基于内存隔离实现的安全边界,进而打破了计算机系统...
关键词:处理器微体系结构安全 微指令集漏洞 信息泄露 侧信道攻击 防御技术 
嵌入式RISC-V乱序执行处理器的研究与设计被引量:7
《计算机工程》2021年第2期261-267,284,共8页李雨倩 焦继业 刘有耀 郝振和 
国家自然科学基金(61874087)。
为满足嵌入式设备小面积高性能的需求,设计一种基于开源RISC-V指令集的32位可综合乱序处理器。处理器包括分支预测、相关性处理等关键技术,支持RISC-V基本整数运算、乘除法以及压缩指令集。采用具有顺序单发射、乱序执行、乱序写回等特...
关键词:RISC-V指令集 嵌入式应用 乱序处理器 微体系结构 三级流水线 
处理器微体系结构时间侧信道攻击与防御被引量:1
《广州大学学报(自然科学版)》2020年第2期24-34,共11页苑风凯 侯锐 
中国科学院战略性先导科技专项(C类)资助项目(XDC02010200)。
随着处理器性能优化的不断深入,越来越多的基于时间的微体系结构侧信道被研究者披露,对现实的商业处理器发起攻击,成功泄露了安全关键信息.性能优先的处理器设计理念是这些侧信道产生的根源所在.首先,保障处理器动态性能要求不同程序共...
关键词:侧信道 信息泄露 微体系结构 处理器 
基于FPGA的8位SoC微体系结构设计被引量:3
《计算机教育》2020年第3期31-35,共5页张剑贤 吴文华 刘锦辉 裘雪红 
西安电子科技大学新实验开发与新实验设备研制项目.
分析计算机系统结构的模拟及验证,提出一种基于FPGA的8位SoC微体系结构设计方法,阐述如何逐渐过渡到算术逻辑运算部件、存储器的设计,最后完成复杂的8位CPU及SoC系统的设计实现,说明从简单到复杂、从功能模块到系统综合的逐层递进的启...
关键词:片上系统 硬件描述语言 FPGA验证 计算机系统结构 
研究揭露AMD处理器存在漏洞 易受2种新型侧信道攻击
《计算机与网络》2020年第6期53-53,共1页张晓艺 
根据最新发布的研究,从2011-2019年,AMD处理器一直存在以前从未公开的漏洞,这些漏洞使它们容易受到2种新型的侧信道攻击。这种新型的潜在攻击手段被称为Take A Way,利用AMD Bulldozer微体系结构中的L1数据(L1D)缓存预测变量,从处理器获...
关键词:侧信道攻击 微体系结构 加密过程 敏感数据 AMD 预测变量 漏洞 缓存 
主流卷积神经网络的硬件设计与性能分析
《计算机系统应用》2020年第2期49-57,共9页徐青青 安虹 武铮 金旭 
国家重点研发计划(2016YFB1000403);中央高校基本科研业务费专项资金(YD2150002001)~~
作为深度学习领域中最具有影响力的网络结构之一,卷积神经网络朝着更深更复杂的方向发展,对硬件计算能力提出了更高的要求,随之出现了神经网络专用处理器.为了对这类处理器进行客观比较,并指导软硬件优化设计,本文针对卷积神经网络提出...
关键词:卷积神经网络 网络层 基准测试程序 性能分析 微体系结构 
检索报告 对象比较 聚类工具 使用帮助 返回顶部