许汉荆

作品数:4被引量:7H指数:2
导出分析报告
供职机构:中国科学院微电子研究所更多>>
发文主题:共享存储异构多核DSP处理器设计处理器系统并行编程更多>>
发文领域:自动化与计算机技术电子电信更多>>
发文期刊:《电子科技大学学报》《微电子学与计算机》《国外电子测量技术》更多>>
所获基金:国家电子信息产业发展基金国家高技术研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-4
视图:
排序:
片上异构多核DSP同步与通信的实现被引量:2
《电子科技大学学报》2010年第4期528-531,536,共5页刘建 陈杰 敖天勇 许汉荆 
国家863计划重点项目(2009AA011700)
设计了一个硬件信号量模块,可实现互斥和栅障等同步功能。与使用处理器原子操作指令相比,该方法具有指令数目少、执行效率高的优点。为提高存储器使用效率,基于便笺式存储器的结构特点,设计了具有绝对地址映射和虚拟地址映射两种寻址模...
关键词:数字信号处理器 硬件信号量 共享存储 同步 
基于SystemC的片上网络全系统模拟器
《微电子学与计算机》2010年第3期16-19,共4页刘建 陈杰 奚杰 敖天勇 许汉荆 
国家"八六三"计划项目(2009AA011700)
设计了一个基于SystemC的可配置片上网络(NoC)全系统模拟器.该模拟器实现了路由器、处理节点、存储节点及IO节点的周期精确的事务级建模,同时具备分析各路由器节点性能及影响因素的功能.实验结果表明该模拟器具有快速、灵活及准确性高...
关键词:片上网络 仿真器 事务级建模 
基于CostarⅡ的异构多核DSP设计与实现被引量:2
《微电子学与计算机》2010年第3期59-62,共4页敖天勇 陈杰 刘建 许汉荆 奚杰 张伟风 
工业和信息化部电子发展基金项目
基于CostarⅡ DSP内核设计并实现了一种高性能的嵌入式异构多核DSP.该设计集成了四个DSP内核和一个RISC处理器内核;每个内核均拥有自己的私有存储器;所有内核共享具有多体并行存储结构的数据存储器;四个DSP内核使用可配置的共享程序存储...
关键词:多核DSP CostarⅡ 共享存储 RISC 
SystemC建模在多核处理器设计中的应用被引量:3
《国外电子测量技术》2009年第6期75-78,共4页许汉荆 陈杰 刘建 敖天勇 奚杰 
工业和信息化部电子发展基金项目资助项目;"应用于移动通信视频业务的AVS系统研发"
"同芯Ⅳ"是中国科学院微电子研究所通信与多媒体SOC实验室设计的一款多核异构处理器。本文将电子系统级(Electronic System Level,ESL)设计方法成功应用于该处理器SOC设计,通过SystemC对系统关键单元MIPS处理器建模,利用Visual Studio和...
关键词:SystemC建模 多核处理器 软硬件协同设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部