国家自然科学基金(90407016)

作品数:5被引量:14H指数:2
导出分析报告
相关作者:杨银堂周端徐阳扬廖峰王青松更多>>
相关机构:西安电子科技大学更多>>
相关期刊:《微电子学与计算机》《电子器件》《Journal of Semiconductors》《西安电子科技大学学报》更多>>
相关主题:仿真异步接口设计全局异步局部同步存储电路更多>>
相关领域:电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-5
视图:
排序:
Optimization design of a full asynchronous pipeline circuit based on null convention logic被引量:2
《Journal of Semiconductors》2009年第7期125-130,共6页管旭光 周端 杨银堂 
supported by the National Science Fund for Distinguished Young Scholars (No. 60725415);the National Natural Science Foundation of China (Nos. 60676009, 90407016)
This paper proposes a new optimization method to improve the performance of a null convention logic asynchronous pipeline.Parallel combinational logic modules in the pipelines can work alternately in null and data cyc...
关键词:threshold gate asynchronous circuit self-timed circuit high-speed asynchronous pipeline PARALLELPROCESSING 
异步控制set-C单元的三种CMOS实现
《微计算机信息》2008年第26期274-276,共3页罗玲玉 杨银堂 周端 徐阳扬 
国家自然基金资助项目(90407016)项目名称:高性能SOC异步互连技术研究
本文提出了由CMOS实现的带set置位端C单元电路(记为set-C单元)的三种不同实现方案,介绍了每种方案下的管级电路及工作原理。采用0.25um标准CMOS工艺的瞬态仿真验证了所提出设计方案的正确性。通过HSPICE仿真,给出了三种方案的能耗、上...
关键词:异步控制 set-C单元 CMOS实现 仿真 能耗 延时 
非对称GALS系统异步接口设计被引量:7
《西安电子科技大学学报》2007年第2期294-297,共4页徐阳扬 周端 杨银堂 王青松 廖峰 
国家自然科学基金资助项目(90407016)
设计了一种新型点对点全局异步局部同步方式异步互连接口,采用非对称握手协议进行通讯,并在数据路径上加入异步可控FIFO,比传统的对称式异步接口时间利用率更高,并且能够实现数据的高速连续传输.在0.25μm工艺下,该接口发送和接收的最...
关键词:全局异步局部同步 非对称 同一异步接口 
三输入异步电路控制单元的设计实现被引量:2
《电子器件》2007年第1期97-99,共3页徐阳扬 周端 杨银堂 张永铂 廖伟明 
国家自然基金资助项目(90407016)
提出了一种新型多输入异步电路控制单元的设计方案,分析了电路的工作原理,基于0.6μm的标准CMOS工艺实现了该电路的管级电路设计,介绍了如何根据具体应用要求调节电路参数.最后,针对不同的负载和延时情况给出了HSPICE的仿真数据和对比曲...
关键词:异步电路 C单元 仿真 响应时间 信号延迟 
FIFO存储电路的设计与实现被引量:3
《微电子学与计算机》2006年第12期115-117,共3页龙娟 杨银堂 乐立鹏 马城城 
国家自然科学基金项目(90407016)
文章介绍了一个正向设计,并已成功流片的FIFO存储器电路结构设计及关键技术,重点研究了实现该电路的两类关键技术,存储电路和控制逻辑。文中的设计思想和具体的逻辑电路可以通用于所有先进先出存储器的设计。
关键词:先进先出存储器 空满标志 深度扩展 
检索报告 对象比较 聚类工具 使用帮助 返回顶部