协处理

作品数:563被引量:484H指数:10
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:曲英杰何云鹏丁勇张世友刘志恒更多>>
相关机构:西安电子科技大学华中科技大学国防科学技术大学清华大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划中央高校基本科研业务费专项资金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于RISC-V的IDEA协处理器设计
《电子设计工程》2025年第6期6-9,15,共5页石永超 高树静 秋小强 杨海钢 
国家自然科学基金(61876172)。
文中通过扩展指令,在芯来蜂鸟E203 MCU上实现了IDEA(International Data Encryption Algorithm)加解密算法的协处理器,并对算法核进行改进,将用辗转相除法求模乘逆元换成了基于费马小定理的实现方式,在此基础上组成了异构计算的RISC-V ...
关键词:RISC-V 协处理器 扩展指令 IDEA算法 
一种异构多核系统动态调度协处理器设计
《合肥工业大学学报(自然科学版)》2025年第2期185-195,共11页曾树铭 倪伟 
国家自然科学基金资助项目(61874156);安徽省高校协同创新资助项目(GXXT-2019-030)。
为研究异构多核片上系统(multi-processor system on chip,MPSoC)在密集并行计算任务中的潜力,文章设计并实现了一种适用于粗粒度数据特征、面向任务级并行应用的异构多核系统动态调度协处理器,采用了片上缓存、任务输出的多级写回管理...
关键词:动态调度 硬件调度器 异构多核系统 任务级并行 编程模型 片上缓存 片上网络 
基于DSP+FPGA协处理器指纹识别系统的设计与实现
《现代工业经济和信息化》2024年第12期82-84,88,共4页张伟 
实现了一种基于DSP+FPGA协处理器的指纹识别系统硬件平台设计。采用FPGA作为协处理器,分担数据计算及扩展接口以系统结构优化算法,实现一个高效的指纹识别系统。采用Altera公司的Cyclone Ⅳ EP4CE75FPGA实现指纹识别算法中滤波等计算量...
关键词:指纹识别 DSP FPGA协处理器 
基于CORDIC算法的Nios Ⅱ浮点协处理器的设计
《长江信息通信》2024年第11期1-3,共3页陈石平 朱冠良 陈公兴 黄清红 冯俊劼 
广东省教育厅普通高校重点科研平台和项目(2023KCXTDO67);广东省教育科学规划领导小组办公室教育科学规划项目(2022GXJK101);粤职继续教育与职业培训委教学改革项目(2022YJZW022);广东科贸职业学院校级科研项目(GDKM2023-01、GDKM2022-118、GDKM2022-120);教育部学生司第二期供需对接就业育人项目(20230103005、20230103207、2023010 5347、20230109373);基于北斗+物联网科教融汇协同育人模式研究与实践(2023JG038)。
随着数字信号处理领域超越函数的应用越来越普遍,如何高效率计算超越函数成为提升计算速度的关键。针对目前很多CPU缺少超越函数的硬件计算资源,CPU纯软件计算占用很多资源的问题,文章提出了一种基于CORDIC算法的Nios Ⅱ浮点协处理器软I...
关键词:CORDIC算法 自定义指令 IEEE-754 
基于RISC V的模块复用SM4密码协处理器的设计
《集成电路与嵌入式系统》2024年第10期49-55,共7页王经纶 王海婷 秋小强 陈逸风 
国家自然科学基金项目(62204136)。
针对当前网络数据量大,同时人们对网络数据保密的重视及需求的提高等问题现状,设计并实现了基于蜂鸟E203开源RISC V处理器的SM4密码协处理器。以蜂鸟E203 MCU平台为基础,通过5条自定义扩展指令在蜂鸟E203上扩展了SM4密码协处理器,用户...
关键词:RISC V SM4 协处理器 硬件加速 指令扩展 
基于轻量级的RISC-V异构处理器的安全模型研究
《通信技术》2024年第9期973-980,共8页罗云鹏 吴晋成 王正 王铜柱 
国家自然科学基金(U20B2046)。
面对物联网的快速发展,需要低延时、高性能的处理器来实现关键数据的传输和保护,同时要提高处理器的硬件安全,减少非法用户对处理器的攻击。结合当前开源第五代精简指令集(Reduced Instruction Set Computing-Five,RISC-V)处理器架构优...
关键词:RISC-V 异构处理器 可信启动 密码协处理 TrustZone认证 
弱耦合协处理器设计方法研究——以人工智能应用为例
《南京师大学报(自然科学版)》2024年第3期112-121,共10页严忻恺 陈芳园 
江苏省高等学校基础科学(自然科学)研究重大项目(24KJA510005).
近些年随着人工智能、大数据、元宇宙等应用的蓬勃发展和半导体工艺进步的放缓,软件应用与硬件性能之间出现了巨大的算力鸿沟,通过软硬件协同设计的特定领域架构作为应对方案得到了学术界和工业界的广泛关注和认可.所以针对特定领域应...
关键词:协处理器 领域特定架构 弱耦合 RISC-V 人工智能 
基于RISC-V指令扩展方式的国密算法SM2、SM3和SM4的高效实现
《电子学报》2024年第8期2850-2865,共16页王明登 严迎建 郭朋飞 张帆 
国家自然科学基金(No.62072398);河南省网络空间态势感知重点实验室开放课题(No.HNTS2022001)。
基于指令扩展的密码算法实现是兼顾性能和面积的轻量级实现方式,特别适用于日益普及的物联网设备.SM2、SM3和SM4等国密算法有利于提高自主可控设备的安全性,但针对这些算法进行指令扩展的相关研究还不够充分.RISC-V由于其开源、简洁及...
关键词:RISC-V 协处理器 国密算法 指令扩展 蜂鸟E203 嵌入式系统 
海光赶上风口
《21世纪商业评论》2024年第5期10-11,共2页何己派 
1800亿市值的国产芯片龙头,赶上风口。“国产化逐步进入深水区。”4月上旬,海光信息公告,其在电信、金融等行业应用场景,进展顺利。过去一年,其净利12.6亿元,同比增长57.2%。在国内市场,只有少数几家集成电路设计企业,同时具备通用处理...
关键词:协处理器 信息公告 研发能力 通用处理器 国产芯片 应用场景 风口 
面向边缘计算的可重构CNN协处理器研究与设计被引量:1
《电子与信息学报》2024年第4期1499-1512,共14页李伟 陈億 陈韬 南龙梅 杜怡然 
基础加强计划重点基础研究项目(2019-JCJQ-ZD-187-00-02)。
随着深度学习技术的发展,卷积神经网络模型的参数量和计算量急剧增加,极大提高了卷积神经网络算法在边缘侧设备的部署成本。因此,为了降低卷积神经网络算法在边缘侧设备上的部署难度,减小推理时延和能耗开销,该文提出一种面向边缘计算...
关键词:硬件加速 卷积神经网络 可重构 ASIC 
检索报告 对象比较 聚类工具 使用帮助 返回顶部