高速串行接口

作品数:111被引量:167H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:王自强张春王志华李福乐郑旭强更多>>
相关机构:清华大学中国科学院大学西安电子科技大学国防科学技术大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项安徽省高校省级自然科学研究项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种高速SerDes接收端自适应判决反馈均衡器设计
《现代导航》2024年第5期340-345,共6页张帆 朱莹莹 
针对高速通信中背板信道非理想特性引入的码间串扰问题,提出了一种增益自适应判决反馈均衡器(DFE)设计方法。该方法采用半速率结构,可在提高码间抗串扰的同时适应高速传输要求。通过引入自适应反馈环路实现最小均方算法(S-SLMS),并根据...
关键词:SERDES 接收端均衡器 高速串行接口 模拟集成电路 
用于直接飞行时间测距传感器的5 Gbps低压差分信号驱动电路设计
《南开大学学报(自然科学版)》2024年第4期31-36,共6页陈旭 王志亮 
2022年度江苏省科技成果转化专项资金(BA2022001)。
为处理直接飞行时间测距传感器数据传输量大和高速低功耗传输的需求,提出一种新型低压差分信号驱动电路.该电路适用于1.8 V的供电电压,输出电压在0.9 V基准电压上摆动为350 mV.整个电路采用40nm CMOS工艺在平台Cadence Spectre完成后仿...
关键词:低压差分信号 驱动电路 高速串行接口 低功耗 预加重 
国产FPGA高速串行接口误码率测试软件设计被引量:1
《电子与封装》2024年第5期59-64,共6页李卿 段辉鹏 惠锋 
随着内嵌高速串行接口FPGA的广泛应用,其信号质量的监测变得极为重要。设计了1种基于国产FPGA芯片的高速串行接口误码率测试软件,采用软核实现高速串行接口误码率统计、属性动态重配置,利用上位机软件进行实时监测,有效地提高了测试效...
关键词:FPGA 高速串行接口 误码率 
一款用于双向传输高速接口的阻抗校准电路
《微电子学与计算机》2024年第3期105-111,共7页许皓 王佳维 袁昊煜 王自强 
国家重点研发计划(2019YFB2204801);2022年度山东省重点研发计划(2022CXGC010109)。
在具有双向传输功能的高速串行接口中,发射机输出端的两个电阻对电路性能有很大的影响。为提升电路在复杂环境中的工作性能,需要对电阻进行阻抗校准。传统的阻抗校准存在着功耗高、面积大、系统误差大、收敛时间长等缺点。针对上述问题...
关键词:高速串行接口 阻抗校准 双向传输 失调消除 
Chiplet技术发展与挑战被引量:2
《集成电路与嵌入式系统》2024年第2期10-22,共13页刘朝阳 任博琳 王则栋 吕方旭 郑旭强 
“光电子与微电子器件及集成”国家重点研发计划(2021YFB2206602);国家自然科学基金(92373119)。
随着半导体工艺尺寸逐渐逼近物理极限,芯片的功耗、性能和面积随工艺制程进步而带来的提升越来越小,半导体技术进入“后摩尔时代”。为进一步满足机器学习与人工智能等信息通信行业快速发展带来的高带宽通信需求,基于先进的互连和封装...
关键词:芯粒 裸片互连 高速串行接口 单端并行接口 UCIe SERDES 
JESD204C高速串行接口电路设计技术被引量:2
《微纳电子与智能制造》2023年第3期14-21,共8页李士杰 马瑞昌 邓明兴 薛佳旻 贾海昆 
由于各种新兴信息技术的出现和发展,设备间传输的数据流量急剧增加,不断推动着具有更高带宽和更低功耗的高速串行接口技术的研究,也促进了各种协议标准向着更高数据率的方向迭代升级。但是高速电路的设计也带来了很多技术和架构设计上...
关键词:高速串行接口 JESD204C 前馈均衡技术 连续时间线性均衡技术 
北京三号B卫星海量数据传输处理系统设计与实现被引量:1
《航天器工程》2023年第3期131-137,共7页刘聪聪 韩宇 孙钰林 袁素春 肖化超 朱红 袁玉 王元乐 
海量数据传输与处理技术是高分辨率遥感卫星系统的关键技术,北京三号B卫星作为高分辨率光学遥感卫星其图像传输速率高达几十吉比特每秒,因此设计了一种基于万兆网接口与高速串行收发器GTX/GTH接口的数据传输与处理系统。该系统使用万兆...
关键词:北京三号B卫星 海量数据 万兆网接口 GTX/GTH高速串行接口 
面向112 Gbps PAM4串行接收机的低误码协同自适应均衡器
《计算机工程与科学》2023年第6期951-960,共10页赖明澈 吕方旭 张庚 许超龙 
国家重点研发计划(2018YFB2202303);博士后面上项目(2020M673697);博士后特别资助(2022T150781)。
高速串行接口是高性能计算机和数据中心芯片之间互连的核心关键IP。随着业界单通道速率由56 Gbps向112 Gbps发展,高速串行接口的误码率急剧增加,严重影响互连性能和系统稳定性。针对112 Gbps PAM4接收机误码率高的难题,首次采取一种协...
关键词:高速串行接口 自适应均衡算法 连续线性均衡器(CTLE) 前向反馈均衡器(FFE) 判决反馈均衡器(DFE) 
基于FPGA的JESD204B接口设计
《广东通信技术》2023年第5期71-74,共4页吴震霖 
针对传统的ADC数据传输方式存在的问题,提出了基于FPGA的JESD204B接口设计方法。该方法利用FPGA内部的高速串行接口以及IP核实现JESD204B协议的物理层和数据链路层的功能。硬件测试结果表明,该方法使用FPGA实现JESD204B接口,满足FPGA与...
关键词:JESD204B协议 高速串行接口 ADC FPGA 
高速串行接口全链路有效抖动模型与测试相干分析
《中国集成电路》2022年第12期43-50,共8页龙志军 张作群 陆小凡 丁学伟 欧阳可青 
接口带宽是5G、AI、云计算等信息系统核心芯片的关键属性。简单扩展传输通道数目可成倍增加传输带宽,但封装与连接器引脚增加会导致结构难题,密集的互连线会恶化串扰,高速串行接口技术必不可少。在过去的10多年中,高速串行接口在传输速...
关键词:高速串行接口 有效抖动 信号完整性 电源完整性 全链路 
检索报告 对象比较 聚类工具 使用帮助 返回顶部