WALLACE树

作品数:38被引量:112H指数:7
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:许琪沈绪榜葛亮严晓浪施隆照更多>>
相关机构:国防科学技术大学浙江大学电子科技大学中国科学院更多>>
相关期刊:《西安电子科技大学学报》《福州大学学报(自然科学版)》《软件导刊》《数字技术与应用》更多>>
相关基金:国家高技术研究发展计划国家自然科学基金国家部委预研基金武汉市科技攻关计划项目更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=现代电子技术x
条 记 录,以下是1-3
视图:
排序:
基于FPGA的高速FIR数字滤波器的设计被引量:5
《现代电子技术》2007年第15期184-187,共4页王心焕 
采用了分布式算法、Booth算法、Wallace树和超前进位加法器、进位选择加法器结构,以及流水线技术,基于FPGA进行了高速FIR数字滤波器的设计。以低通FIR数字滤波器为例,利用Matlab辅助滤波器设计并做了频谱特性的验证,在ISE软件上进行了...
关键词:分布式算法 BOOTH算法 WALLACE树 超前进位加法器 进位选择加法器 流水线技术 ISE 
32位单精度浮点乘法器的FPGA实现被引量:3
《现代电子技术》2005年第24期23-24,27,共3页胡侨娟 仲顺安 陈越洋 党华 
采用V erilog HDL语言,在FPGA上实现了32位单精度浮点乘法器的设计,通过采用改进型Booth算法和W a llace树结构,提高了乘法器的速度。本文使用A ltera Q uartus II 4.1仿真软件,采用的器件是EPF 10K 100EQ 240 1,对乘法器进行了波形仿真...
关键词:浮点乘法器 BOOTH算法 WALLACE树 波形仿真 
采用Booth算法的16×16并行乘法器设计被引量:11
《现代电子技术》2003年第9期21-22,25,共3页刘东 
介绍了一种可以完成 16位有符号 /无符号二进制数乘法的乘法器。该乘法器采用了改进的 Booth算法 ,简化了部分积的符号扩展 ,采用 Wallace树和超前进位加法器来进一步提高电路的运算速度。本乘法器可以作为嵌入式CPU内核的乘法单元 ,整...
关键词:BOOTH算法 乘法器 WALLACE树 超前进位加法器 VHDL语言 
检索报告 对象比较 聚类工具 使用帮助 返回顶部