IEEE754标准

作品数:15被引量:17H指数:2
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:李勇华霞俞军程君侠方粮更多>>
相关机构:西安电子科技大学国防科学技术大学复旦大学广东工业大学更多>>
相关期刊:《辽宁工业大学学报(自然科学版)》《计算机研究与发展》《电子器件》《计算机工程》更多>>
相关基金:国家自然科学基金四川省教育厅科学研究项目国家重点实验室开放基金国家高技术研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 学科=自动化与计算机技术—计算机系统结构x
条 记 录,以下是1-8
视图:
排序:
浮点数的教与学——IEEE754标准下对浮点数的探讨分析
《电脑知识与技术》2024年第17期168-171,共4页徐超超 王磊 焦祎旻 霍梅梅 蔡建平 
2023年度计算机领域本科教育教学改革试点工作计划(“101计划”)教材试点应用项目;国家级大学生创新创业训练计划项RoadSense-基于路面坑洼检测的智慧交通决策支持系统(202313021005);2021年度教育部第二批产学合作协同育人项目“面向系统能力培养的计算机系统原理在线教学资源建设”(202102533017);2023年校级在线开放课程建设项目“计算机系统原理实验”;2023年校级七期重点教材建设项目“计算机系统原理实验”;2022年校级本科实践教学改革研究项目“逆向工程综合实验”(SJ2201)。
浮点型数据在计算机系统中广泛应用,但其表示精度存在一定的限制,客观存在不能精确表示的现象。在教学工作中,关于IEEE754规格化浮点数有效位数的内容难以理解,导致学生对浮点数精度的学习存在困难。基于IEEE754标准,通过大量图表、实例...
关键词:浮点数 IEEE754 有效位数 取值范围 计算机系统 
二进制浮点数转十进制的快速方法被引量:2
《辽宁工业大学学报(自然科学版)》2021年第3期144-147,共4页熊帮玲 吴海燕 程洋洋 
安徽高校自然科学项目(KJ2020A0810);安徽三联学院自然科研基金重点项目(KJZD2021001);2020高校优秀青年人才支持计划项目一般项目(gxyq2020082)。
针对在已获得浮点数在内存中的二进制数据的条件下,如何获取浮点数的十进制数据的问题,通过设计一个共用体类型实现内存中浮点数的二进制形式转十进制的快速方法。该方法简单易行,能有效地解决浮点数二进制向十进制的转换遇到的问题。
关键词:IEEE754标准 浮点数 二进制 十进制 共用体 
浮点数的整除与取余
《福建电脑》2017年第8期42-43,共2页陈书敏 
江西省高校省级教学改革研究课题(JXJG-07-27-2)
本文主要研究浮点数的整除与取余运算。首先介绍当前在此方面研究的现状,再说明本次研究利用循环语句控制其小数部分变化找出了当一个数整数部分为偶数其小数部分若大于0.5则进位取整后再整除或取余,否则截断取整后再整除或取余;当一个...
关键词:浮点数 整除 取余 IEEE754标准 除运算算法 浮点数精度缺失 
单双精度浮点加法的可重构设计研究被引量:1
《计算机工程与设计》2013年第11期3889-3893,共5页范继聪 洪琪 
专用集成电路与系统国家重点实验室开放课题基金项目(10KF014)
为了节约资源,提高浮点加法运算的灵活性,提出一种支持一个双精度浮点加法和两个并行的单精度浮点加法的可重构加法器结构。该加法器结构遵循IEEE754标准,可以实现在双精度浮点加法和单精度浮点加法之间的功能切换,实现资源重用。通过...
关键词:浮点算术运算 可重构设计 IEEE754标准 功能切换 资源重用 
浮点数用法分析被引量:4
《兰州工业高等专科学校学报》2012年第3期51-53,共3页杜叔强 施武祖 
分析了IEEE754标准浮点数的存储格式、在数轴上的分布、最大值、最大间隔以及有效数字,总结了浮点数使用时的原则.
关键词:浮点数 IEEE754标准 单精度 双精度 有效数字 
一种用于浮点乘法的边界筛选伪随机测试方法
《计算机工程》2008年第8期273-274,280,共3页周汇 俞军 程君侠 华霞 
复杂测试空间中难以命中的冷僻细节,导致在IEEE浮点算法测试过程中难以验证单条浮点运算的正确性。该文针对传统直接随机测试方法的缺点,提出一种边界筛选生成案例的测试方法。该方法对待测算法边界条件建模,求解边界条件,利用解来构造...
关键词:浮点运算 随机测试 修正模式 IEEE754标准 边界筛选 
一种在FPGA上实现32位浮点正弦函数的运算被引量:4
《山东理工大学学报(自然科学版)》2008年第3期93-96,共4页徐伟 
利用在FPGA上实现32位浮点加法、乘法运算模块,根据泰勒多项式进行VHDL程序的映射来逼近浮点正弦函数值,所有数据都是以IEEE—754 32位单精度标准来进行函数运算的.它能够兼容大多数的处理器,为在FPGA上实现含有正弦运算的混沌电路、滤...
关键词:IEEE754标准 泰勒多项式 模块映射 归一化处理 数值仿真 
流处理器中支持非规格化浮点数的硬件实现
《计算机研究与发展》2007年第z1期195-198,共4页李勇 方粮 
国家自然科学基金项目(60676010);国家"八六三"高技术研究发展计划基金项目(2005AA110020)
IEEE754标准规定了浮点非规格化数的处理,但这种数据类型计算非常复杂以至于很多设计采用软件而不是硬件的方式来处理非规格化数.软件方法会增加数据处理时间,在流处理器中,为了提高数据处理效率没有设置中断/自陷机制,不能采用软件方...
关键词:IEEE754标准 非规格化数 浮点硬件 融合乘加 
检索报告 对象比较 聚类工具 使用帮助 返回顶部