蒋欣

作品数:7被引量:21H指数:2
导出分析报告
供职机构:中航工业西安航空计算技术研究所更多>>
发文主题:FPGA基于FPGA同步通信通信机制双处理器更多>>
发文领域:电子电信自动化与计算机技术航空宇航科学技术更多>>
发文期刊:《现代电子技术》更多>>
所获基金:中国航空科学基金更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-7
视图:
排序:
双处理器间容错控制技术
《现代电子技术》2022年第14期95-98,共4页蒋欣 张亦姝 刘晓栋 韩强 
针对双处理器的协同处理问题,文中提出一种基于FPGA的容错控制技术,并将其应用于双处理器系统共管模式。将处理器及其相关资源的故障分为4种情况进行讨论,综合运用故障模式响应、状态监控和控制、动态故障判断、仲裁控制和资源重配置等...
关键词:CPU 容错控制 控制器设计 容错机制管理 故障分类 人为干预 FPGA 
双处理器间的同步串口通信机制软件实现方法
《现代电子技术》2022年第13期13-16,共4页蒋欣 刘晓栋 张亦姝 韩强 
传统处理器间实现同步通信通常采用FPGA和同步时钟两种方式,前者存在FPGA与处理器集成度不高的问题,导致硬件设计的复杂度加剧;后者同步时钟设计复杂,系统会产生很大的软件开销。针对上述处理期间同步通信产生的不利问题,利用PowerPC系...
关键词:串口通信 同步时钟 UART控制器 同步控制 互联通信 同步通信 硬件配置 
PCI总线硬件故障容错技术研究被引量:2
《现代电子技术》2016年第14期35-38,共4页蒋欣 唐超 白晨 
航空科学基金项目(20121931002)
由于PCI总线属于并行总线,在数据传输的过程中,可能出现某个PCI设备故障或者无法产生响应信号,导致整个PCI总线系统瘫痪。为了解决这一难题,采用FPGA实现PCI总线硬件故障容错技术,保证PCI总线在总线设备偶发故障或者设备无响应信号情况...
关键词:PCI总线 硬件故障 容错技术 数据传输 
基于FPGA的处理器间高精度时钟同步通信机制被引量:1
《现代电子技术》2016年第10期92-95,共4页蒋欣 唐超 白晨 
航空基金项目(20121931002)
为了保证嵌入式设备运行的稳定性和可靠性,都会应用双余度的CPU来共同管理硬件资源,协调任务调度和处理CPU的高速外设接口数据,因此,该文介绍一种在具有高效数字时钟管理器的FPGA上产生高精度、高稳定度时钟同步信号,用来保证CPU间的精...
关键词:FPGA 同步通信 处理器 时钟信号 
基于硬件和固件相结合的掉电保护策略的应用被引量:3
《微型机与应用》2015年第11期37-39,46,共4页蒋欣 张伟栋 韩振国 张锐 
提出一种基于硬件和固件相结合的掉电保护策略在固态电子盘模块中的应用方案。主要以电源检测为掉电保护策略的启动中心,续流模块(储能单元)和固态电子盘模块主控器(内嵌高性能CPU)为硬件平台。主控器的固件基于FPGA内嵌PowerPC软核平...
关键词:电源检测 续流模块 主控制器 掉电保护 
基于FPGA的可反馈式同步串行通信技术被引量:1
《现代电子技术》2015年第12期139-142,共4页蒋欣 蔡明 张伟栋 刘博 
为了实现可反馈式高速同步串行总线设计,提出基于FPGA使用硬件描述语言(HDL)和利用串行通信的本身电气特性设计出可反馈式电路,实现高可靠、高速率的同步串行总线通信方法。在工程应用中验证了其高速率和高可靠性的总线传输特性,为提高L...
关键词:数据传输 FPGA 串行总线 LVDS 高级数据链路控制规程 
基于FC总线协议和FTP协议的通用化FPGA配置方法被引量:14
《现代电子技术》2015年第11期57-60,共4页蒋欣 程博 张伟栋 段小虎 
现场可编程逻辑门阵列(FPGA)在机载设备、通信设备等众多领域广泛应用,但是基于本地开发环境的JTAG接口更新FPGA配置数据已经难以满足相关工程的需求。在此介绍基于FC总线协议和FTP协议的FPGA配置方法,该方法既能够满足机载航电设备的...
关键词:FC总线 FTP 机载航电设备 现场可更换模块 FPGA配置 
检索报告 对象比较 聚类工具 使用帮助 返回顶部