国家高技术研究发展计划(2006AA01Z415)

作品数:16被引量:38H指数:4
导出分析报告
相关作者:白国强陈弘毅王海欣谷荧柯陈刚更多>>
相关机构:清华大学北京中电华大电子设计有限责任公司北京同步科技有限公司更多>>
相关期刊:《计算机工程》《清华大学学报(自然科学版)》《微电子学》《中国科技成果》更多>>
相关主题:椭圆曲线密码VLSI实现VLSI协处理器密码处理器更多>>
相关领域:电子电信自动化与计算机技术更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
椭圆曲线密码和密码杂凑算法的VLSI实现技术研究
《中国科技成果》2013年第11期22-23,共2页
国家863计划课题(2006AA01Z415).
该成果系统性地解决了如何利用集成电路技术实现椭圆曲线密码(ECC)算法的问题。ECC算法是基于椭圆曲线有限群的一类公钥密码算法的总称,是比RSA公钥密码算法更先进的一类算法,160和256比特密钥长的ECC算法其安全性分别相当于1024比...
关键词:椭圆曲线密码 集成电路技术 杂凑算法 VLSI实现 公钥密码算法 ECC算法 RSA算法 有限群 
一种关于信息安全专用集成电路的测试验证系统被引量:1
《微电子学与计算机》2013年第1期148-152,共5页曹维安 白国强 
国家自然科学基金项目(60576027;61073169);国家"八六三"计划项目(2006AA01Z415)
针对信息安全专用集成电路输入输出数据宽度大,无法做到测试全覆盖的特点,本文提出并实现了一种专门测试此类电路功能、性能的测试验证系统.该系统基于PC机,采用PCI软件和FPGA等硬件配合的方式,能够满足待测芯片对大批量数据高速传输需...
关键词:信息安全专用集成电路 测试系统 PCI FPGA 椭圆曲线密码 
一种能够实现多种散列函数的VLSI-IP模块设计被引量:1
《微电子学与计算机》2010年第4期89-94,共6页陈英杰 王海欣 白国强 陈弘毅 
国家自然科学基金项目(60576027);国家"八六三"计划项目(2006AA01Z415)
给出了一种能够实现多种散列函数的VLSI-IP模块设计,应用到一种网络安全处理器的认证模块设计中.在实现SHA-1和CHI安全散列函数运算的基础上,进而利用迭代技术实现散列消息鉴别码HMAC-SHA-1和HMAC-CHI-160,并生成SSL(Security Socket La...
关键词:网络安全处理器 散列函数 散列消息鉴别码 主密钥 密钥块 迭代 
一种在智能卡芯片中实现SHA-1算法的方法被引量:2
《微电子学与计算机》2010年第2期68-71,共4页匙嘉敏 白国强 高志强 
国家"八六三"计划项目(2006AA01Z415)
SHA是由美国国家安全局(NSA)设计的安全杂凑算法.该算法主要应用在通讯完整性验证以及数字签名认证领域.以面积优化为目标,从系统设计入手到模块级设计,以具体设计为实例,在智能卡芯片中以较小的面积代价实现了SHA-1算法,对于类似的杂...
关键词:杂凑算法 智能卡 SHA-1 面积 
高性能网络安全处理器的设计被引量:5
《清华大学学报(自然科学版)》2010年第1期13-17,共5页王海欣 白国强 陈弘毅 
国家自然科学基金资助项目(60576027;60544008);国家"八六三"高技术项目(2006AA01Z415)
提出一种支持IPSec、SSL/TLS网络安全协议的高性能网络安全处理器的系统结构设计。该设计采用了系统级的流水线及双路单向总线设计,提高了数据传输通路的数据传输速率并且缓解了总线仲裁及数据拥塞。经过特定面积/性能优化过的密码算法...
关键词:网络安全处理器 密码学 VLSI实现 IP安全协议(IPSec) 安全链路层协议(SSL) 
应用于网络安全协处理器的真随机数产生器被引量:4
《计算机工程》2009年第10期229-231,共3页张晓峰 白国强 陈弘毅 
国家自然科学基金资助项目(60576027;60544008);国家"863"计划基金资助项目(2006AA01Z415)
介绍一款基于环形振荡器的真随机数产生器。电路使用固定频率时钟采样可控频率振荡器的输出,使用级间反馈随机改变可控频率振荡器的振荡频率。设计启动电路来保证环形振荡器快速起振,在使能信号无效时断开振荡电路以节省功耗。电路采用C...
关键词:网络安全协处理器 真随机数产生器 环形振荡器 启动电路 
基于Mastrovito乘法的字串行特征二域乘法器
《清华大学学报(自然科学版)》2009年第10期1684-1687,共4页陈刚 白国强 陈弘毅 
国家自然科学基金资助项目(60576027);国家"八六三"高技术项目(2006AA01Z415)
针对目前常用的最低字优先字串行特征二域多项式基乘法器存在冗余计算的问题,提出了一种更加高效的最低字优先字串行乘法器。首先讨论了多项式模乘和Mastrovito乘法与最高位优先和最低位优先位串行乘法之间的关系,然后根据讨论发现的结...
关键词:串行乘法器 Mastrovito乘法 特征二域 多项式基 
高速网络安全协处理器中PCI-X接口设计被引量:1
《计算机工程》2009年第7期212-214,共3页朱莹 白国强 陈弘毅 
国家自然科学基金资助项目(60576027;60544008);国家"863"计划基金资助项目(2006AA01Z415)
介绍高速网络安全协处理器中PCI-X接口模块的设计方法,利用IPSec和SSL/TLS2种协议优化系统,并配置各种算法引擎。协处理器采用具有更高性能的PCI-X总线接口及SoC芯片,能够同时满足PCI-X总线协议和协处理器内部的特殊传输要求。实验结果...
关键词:PCI-X总线接口 密码安全 协处理器 
一种小面积的高吞吐率AES协处理器设计被引量:5
《微电子学与计算机》2009年第6期12-16,共5页王海洋 陈弘毅 
国家自然科学基金项目(60576027;60544008);国家"八六三"计划项目(2006AA01Z415)
提出了一种AES协处理器的结构设计,加解密部分采用加解密复用的单个轮函数迭代的无流水线结构,内含的密钥调度电路可进行128、192与256位密钥的动态双向密钥调度.该协处理器可配置在ECB、CBC或CTR工作模式下,工作模式与数据输入输出的...
关键词:高级加密标准 协处理器 可编程 密钥调度 工作模武 
USB1.1控制器的设计与实现被引量:6
《计算机工程》2009年第2期236-238,共3页谷荧柯 王征 白国强 陈弘毅 
国家自然科学基金资助项目(60576027,60544008);国家“863”计划基金资助项目(2006AA01Z415)
设计并实现一种USB1.1控制器,能在全速模式下支持控制、中断、批量3种传输方式,端点数可配置。将其作为IP核应用于一款安全芯片中,能解决芯片的部分I/O通信瓶颈问题。该USB1.1控制器配合MCU8051在FPGA验证平台上实现,可与PC机通信,并在...
关键词:通用串行总线 FPGA验证 SFR总线 
检索报告 对象比较 聚类工具 使用帮助 返回顶部