嵌入式逻辑分析仪

作品数:31被引量:104H指数:8
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:李娜孟令军金鑫孙玉国李杨更多>>
相关机构:中北大学西安电子科技大学电子科技大学上海理工大学更多>>
相关期刊:《电子科技文摘》《电子设计应用》《今日电子》《浙江万里学院学报》更多>>
相关基金:国家自然科学基金浙江省教育厅科研计划国家重点实验室开放基金中国博士后科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于FPGA的模拟信号FFT实现被引量:1
《浙江万里学院学报》2019年第1期67-72,共6页汤冀轩 谢智波 张巧文 张瑞华 
国家级大学生创新创业训练计划项目(201810876011)
介绍一种基于FPGA的模拟信号的快速傅里叶变换实现方法。首先由AD9280及偏置电路对输入模拟信号进行衰减和采样,然后在FPGA内部实现基于FFT IP核的1024点FFT,控制时序由VHDL语言编程产生,FFT输出结果经过计算得到频谱信息。可以用输入...
关键词:FPGA FFT IP核 频谱分析 嵌入式逻辑分析仪 
基于SignalTap II的数据采集系统设计与调试被引量:3
《微型机与应用》2014年第2期8-10,14,共4页张伟 顾强 李世中 朱雅琼 
随着芯片集成度的提高及封装技术的发展,系统设计与调试变得越来越困难,基于Quartus II软件自带的第二代系统级调试工具SignalTap II,采用EP4CE15F17C8的FPGA开发板为实验平台,以AD9280为核心进行数据采集系统的设计和调试。结果表明,采...
关键词:FPGA 嵌入式逻辑分析仪 SignalTap II 数据采集 
一种基于FPGA的高速数据通道的实验方法被引量:13
《实验室研究与探索》2012年第12期78-81,共4页郑争兵 魏瑞 陈正涛 
陕西理工学院科研计划资助项目(SLGKY10-14)
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道...
关键词:双时钟FIFO FPGA 嵌入式逻辑分析仪 实验教学 
基于嵌入式逻辑分析仪SignalTapⅡ的系统调试技术研究被引量:9
《微计算机应用》2011年第10期53-57,共5页郭宝锋 韩壮志 何强 尚朝轩 马少闯 
首先介绍了嵌入式逻辑分析仪SignalTapⅡ的基本原理和操作流程,并结合实例详细说明了SignalTapⅡ在系统调试过程中的应用。使用SignalTapⅡ对系统进行调试,解决了器件管脚不够或不方便外挂测试工具等软硬件调试的困难,避开了电路板测试...
关键词:FPGA 嵌入式逻辑分析仪 SignalTapⅡ 系统调试 
基于FPGA的内部信号实时监测方法研究被引量:3
《中国现代教育装备》2011年第1期70-71,共2页应芳琴 
浙江省教育厅科研项目(编号:Y200907291)
文章论述了利用SignalTapⅡ嵌入式逻辑分析仪如何实时监测FPGA内部信号,通过一个十进制计数器的设计实例,阐述用SignalTapⅡ对FPGA调试的具体方法和调试步骤。
关键词:FPGA 嵌入式逻辑分析仪 SignalTap 
嵌入式逻辑分析仪在SOPC系统调试中的应用被引量:2
《现代科学仪器》2010年第5期61-63,共3页阳习书 谢永乐 
随着逻辑设计复杂性的不断提高,仅依赖于软件方式的仿真测试了解设计系统的硬件功能已远远不够。本文介绍了可编程逻辑器件开发工具Quartus II中SignalTap II嵌入式逻辑分析仪的特点和使用过程,并给出一个具体的SOPC设计实例,详细介绍使...
关键词:SignalTap 硬件调试 FPGA NIOS  嵌入式逻辑分析仪 
基于FPGA的高精度全数字锁相环IP核设计被引量:4
《计算机测量与控制》2010年第9期2127-2129,共3页杨秀增 蒋志年 
广西壮族自治区教育厅科研项目(No.200911LX474);广西民族师范学院科研资助项目(No.zdxm200906)
全数字锁相环(ADPLL)在数字领域中得到广泛的应用;针对目前锁相环功能单一、设计不灵活和设计效率低等缺点,利用硬件描述语言设计了一个高精度全数字锁相环IP核,锁相环IP的中心频率和带宽均可任意编程设置,利用了Quartus II8.0中的嵌入...
关键词:全数字锁相环 FPGA IP核 嵌入式逻辑分析仪 
逻辑分析仪可视触发和流程触发的高级应用
《今日电子》2010年第6期34-35,共2页
1.引言 使用过FPGA的嵌入式逻辑分析仪的用户都知道,用户可以使用FPGA的流程触发随意设置触发条件,且可以多级级联,最终触发采集。这样用户可以避免嵌入式逻辑分析仪所占用的资源过多并且加快了错误的定位,这样用户在调试程序的...
关键词:嵌入式逻辑分析仪 触发条件 高级应用 可视 FPGA 多级级联 调试程序 触发功能 
嵌入式逻辑分析仪在FPGA实验教学中的应用被引量:4
《河北工业科技》2010年第1期41-45,62,共6页吴朝晖 张持健 
安徽师范大学教学研究与精品课程资助项目
在FPGA实验教学和课程设计中,逻辑分析仪是最重要的调试工具。但由于高校经费紧张,难以配置齐全设备,而且逻辑分析仪I/O引脚引出困难,引脚数量有限,连线复杂,对内部信号的获取和分析也较困难。为此介绍一种SignalTapⅡ嵌入式逻辑分析仪...
关键词:FPGA SignalTapⅡ 嵌入式逻辑分析仪 PS2键盘接口电路 
基于FPGA的超高速数据采集与处理系统被引量:1
《微计算机信息》2009年第23期151-153,共3页王彦如 
介绍了一种基于FPGA的超高速数据采集与处理系统,给出了系统实现的方案,并详细阐述了各硬件电路的具体构成。对系统软件功能做了简要介绍,并利用嵌入式逻辑分析仪对该超高速数据采集系统进行了测试,验证了采样结果的正确性。该超高速数...
关键词:数据采集 嵌入式逻辑分析仪 高速A/D FPGA 
检索报告 对象比较 聚类工具 使用帮助 返回顶部