总线宏

作品数:9被引量:32H指数:4
导出分析报告
相关领域:电子电信更多>>
相关作者:尚丽娜刘斐文王伟杨华秋来金梅更多>>
相关机构:浙江大学复旦大学湖南大学浙江大学城市学院更多>>
相关期刊:《信息工程大学学报》《计算机工程与设计》《微处理机》《计算机工程与应用》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划杭州市属高校重点实验室科技创新项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-9
视图:
排序:
EAPR设计中动态模块间总线宏实现方法被引量:1
《产业与科技论坛》2015年第19期57-58,共2页赵鹏 申正义 张勇 
针对EAPR设计资料中缺少实现动态模块间的总线宏通信问题,提出了在动态模块间分别配置一级总线宏的解决方法。依托Xilinx公司配套开发软件,以ML505开发板为硬件平台进行实验。通过仿真验证,该方法能够实现动态模块间的总线宏通信,为实...
关键词:EAPR 动态模块 总线宏 
一种DPR中总线宏的设计方法被引量:1
《电子设计工程》2011年第1期55-57,共3页肖松 李跃华 张金林 
针对传统的实现FPGA局部动态可重构中总线宏的设计方法比较复杂的问题,提出了一种Virtex-5 FPGA局部动态重构中基于Slice的总线宏的简易设计方法。在介绍总线宏基本原理的基础上,分析传统设计方法的复杂性,结合Virtex-5芯片的结构特点,...
关键词:总线宏 现场可编程门阵列 局部动态重构:Virtex-5 
基于FPGA动态部分重构的D/TMR系统设计被引量:4
《计算机工程与应用》2010年第35期55-57,共3页刘斐文 姚睿 
在空间环境中,系统的可靠性是保障系统正常运行的关键。针对此问题,提出了一种基于FPGA动态部分重构的D/TMR系统设计,正常工作时采用DMR系统,具有较低的面积开销和功耗;当系统出现故障时,利用FPGA部分动态重构技术切换为TMR系统,不需要...
关键词:三重模件冗余(TMR) 现场可编程门阵列 动态重构 总线宏 部分重构 
FPGA动态局部可重构中基于TBUF总线宏设计被引量:2
《现代电子技术》2009年第12期22-24,共3页赵秋桂 段青亚 
星载高可靠可重构计算机体系结构技术(9140A16010407HT6902)
FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的。总线宏的正确设计是实现FPGA动态局部可重构技术的关键。在研究了FPGA动态局部可重构技术中基于三态缓冲...
关键词:FPGA动态局部可重构 总线宏 三态缓冲器 FPGA编辑器 
FPGA动态局部重构技术研究进展被引量:4
《信息工程大学学报》2009年第1期98-101,105,共5页李鹏 兰巨龙 姜鲲鹏 
国家863计划资助项目(2008AA01A323)
基于现场可编程门阵列(FPGA)动态可重构系统可以实时重构硬件,提高计算的灵活性、自适应能力以及自优化能力。使用局部动态重构不仅能够保证重构过程中主系统的正常实时运行,而且可以减少重构过程的时间。然而,现有的基于FPGA的平台往...
关键词:重构 现场可编程门阵列 总线宏 可重构多总线 交叉开关矩阵 
嵌入式单片自重构平台体系结构的实现
《微处理机》2008年第6期31-33,36,共4页王伟 吴强 谢巍 
讨论了在Xilinx开发平台上利用FPGA动态重构技术实现自重构系统的方法以及流程。系统中包含静态和动态两种模块,采用Xilinx的基于模块的动态重构设计方法实现。静态模块和动态模块通过一个称为总线宏的结构通信,由嵌入式硬核处理器PPC40...
关键词:动态重构 自重构 总线宏 内部访问接口 
基于模块的动态可重构系统设计被引量:15
《计算机工程与设计》2008年第6期1367-1369,1383,共4页许骏 晏渭川 彭澄廉 
国家自然科学基金项目(60573105)
可重构计算是介于通用处理器和ASIC之间的全新计算解决方案,是一种即保留了硬件计算的速度性能,又兼具软件编程情况灵活性的算法实现方式。介绍了基于模块的动态可重构系统设计方法和模块间的通信方式。实现了基于单片XilinxVirtex-II P...
关键词:可编程器件 可重构系统 模块化设计 动态重构 总线宏 
FPGA动态重构技术在算术逻辑单元中的应用被引量:7
《电子器件》2007年第3期1091-1094,共4页尚丽娜 徐新民 
浙大城市学院教师科研基金资助项目(J52207007)
基于Virtex2-Pro ML310开发环境,使用基于模块(Module-based)的部分动态可重构方式,实现了动态重构技术在算术逻辑单元中的运用.实验数据结果表明使用普通方法需要下载的文件大小是使用部分动态重构方法的5.82倍,部分动态重构以较小容...
关键词:FPGA 部分重构 动态重构 ALU 总线宏 
动态重构中总线宏的结构与实现被引量:1
《电脑知识与技术》2007年第7期145-147,共3页乔守明 祝洪珍 王伟 
FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块不受正在重构的可重构模块的影响。本文介绍了基于Xilinx器件的可重构系统开发中所使用的用于可重构模块与...
关键词:动态重构 总线宏 三态缓冲器 SLICE FPGA编辑器 Xilinx设计语言 
检索报告 对象比较 聚类工具 使用帮助 返回顶部