集成电路设计

作品数:1985被引量:1269H指数:11
导出分析报告
相关领域:电子电信经济管理更多>>
相关作者:徐江涛高静史再峰聂凯明姚素英更多>>
相关机构:清华大学天津大学复旦大学电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项国家重点基础研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=集成电路应用x
条 记 录,以下是1-10
视图:
排序:
集成电路设计课程的教学资源开发与共享分析
《集成电路应用》2024年第9期100-101,共2页董素鸽 李自双 郭璐 
阐述集成电路设计教学资源的开发原则与方法,探讨集成电路设计教学资源的共享措施,包括建立资源共享平台、引进创新性项目、加强高校间的交流合作、完善共享资源的更新机制。
关键词:集成电路设计 教学资源 共享平台 
提高EEPROM擦写次数耐久力的工艺分析
《集成电路应用》2024年第7期6-7,共2页宋金星 
阐述基于器件工艺特性,提高EEPROM擦写次数耐久力的一种方法,采用控制掺杂氯的比例提高浮栅氧化层(隧穿氧化层)的质量,尤其是两侧的质量,并利用快速热退火技术修复氧化层缺陷,进一步提高氧化层质量。
关键词:集成电路设计 EEPROM 擦写耐久力 
一种协议转换芯片的功能安全策略分析
《集成电路应用》2024年第7期10-11,共2页梁国辉 
阐述一种协议转换芯片功能安全策略的设计,数据帧循环冗余校验,保证了传输数据的可靠性和一致性。芯片集成电源监控器和时钟监控器应用,保证能够达到ASILD的功能安全等级。
关键词:集成电路设计 协议转换芯片 ASILD 
高性能数字信号处理器的集成电路设计与优化
《集成电路应用》2024年第6期48-49,共2页周凯迪 王翠萍 李迎侠 贾玉凤 
电子信息职业教育2024年度教学研究科研课题(DZ24139)。
阐述高性能数字信号处理器(DSP)的集成电路设计与优化,分析现有的设计流程、核心设计和优化技术,以及前端和后端电路的设计与布局优化方法,以提高DSP的性能和效率,降低功耗和成本。
关键词:集成电路设计 数字信号处理器 性能优化 
集成电路设计供应链的服务平台设计
《集成电路应用》2024年第4期26-27,共2页沈翊 
阐述我国集成电路设计产业背景和平台设计必要性,分析集成电路设计企业市场需求和面临的供应链管理挑战,提出一体化供应链平台建设,从而帮助集成电路设计企业进行高效管理和信息协同。
关键词:集成电路 供应链管理 信息协同 
集成电路设计技术课程中的探究式教学实践
《集成电路应用》2024年第3期218-219,共2页容涛涛 
阐述将探究式教学法融入集成电路原理及应用课程教学,通过介绍学习内容让学生自学,通过测试查漏补缺,并布置实践任务,达到培养学生思考问题、分析问题和解决问题的能力。
关键词:电子科学与技术 集成电路原理 探究式教学 
一种数字后端设计DFT的方法分析
《集成电路应用》2024年第3期4-5,共2页叶琳娜 高大伟 熊瑛 易丹 
阐述可测试性设计(DFT)的特点。分析一种ASIC设计中DFT的方法,包括定义扫描链、定义测试信号、提取扫描链、写入测试协议,使设计人员可以优化最终芯片制造的功耗、面积和时序。
关键词:集成电路设计 数字后端 DFT ASIC设计 
基于先进工艺的低功耗模拟集成电路设计被引量:1
《集成电路应用》2024年第1期50-51,共2页肖扬 
阐述先进工艺的低功耗模拟集成电路设计,探讨模拟集成电路的基础知识,低功耗设计原理以及先进工艺技术的应用,分析一个高效、精密的模拟电路设计案例。
关键词:集成电路 先进工艺 低功耗 模拟电路 
一种基于二进制重组加权定制电容阵列的SAR ADC设计
《集成电路应用》2023年第12期18-22,共5页林金晖 王宇 王法翔 
阐述DAC电容阵列的不完全建立对SAR ADC的影响,设计一种基于二进制重组加权算法的SAR ADC,降低DAC电容对于建立时间和精度的要求。提出一种可变延时单元来调整比较器的时钟信号,以提高SAR ADC的转换速度。同时设计定制金属-氧化物-金属(...
关键词:集成电路设计 SAR ADC 二进制重组冗余 定制电容 
基于PCIE总线架构的DMA控制器设计被引量:1
《集成电路应用》2023年第12期23-24,共2页张航 
阐述一种适用于PCIE硬件加速卡结构的DMA控制器的设计,该控制器支持由流式数据传输向地址数据传输的转换,它由PC端配置启动,通过读取主机内存中的描述符链表来主动发起分散数据块的连续传输,提供复数的双向DMA传输通道。
关键词:集成电路设计 PCIE总线 DMA控制器 
检索报告 对象比较 聚类工具 使用帮助 返回顶部