吴旦昱

作品数:19被引量:28H指数:3
导出分析报告
供职机构:中国科学院微电子研究所更多>>
发文主题:ADC电路数模转换器模数转换器电子设备更多>>
发文领域:电子电信自动化与计算机技术理学电气工程更多>>
发文期刊:《科学通报》《电子器件》《电子设计工程》《电子测量技术》更多>>
所获基金:“新一代宽带无线移动通信网”国家科技重大专国家自然科学基金国家科技重大专项国家重点基础研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种具有1~128倍可变增益放大器的低功耗Sigma⁃Delta ADC被引量:1
《半导体技术》2024年第5期476-482,共7页聂勇 吴旦昱 王丹丹 唐朝 吴霖真 
山东省重点研发计划项目(2022CXGC010107)。
为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB...
关键词:模数转换器(ADC) 全差分开关电容器 Sigma⁃Delta调制器 1.5 bit量化 低功耗 可编程增益放大器(PGA) 
一种用于直接射频采样ADC的多模式数字下变频器设计被引量:1
《电子器件》2021年第6期1314-1321,共8页彭庆尧 吴旦昱 周磊 武锦 刘新宇 
为满足直接射频采样ADC对数字下变频器(digital down converter, DDC)抽取模式数量的需求,提出了一种多模式DDC设计。首先研究和分析了AD采样原理、DDC原理和高速高精度数控振荡器原理,建立了基于多模式抽取滤波器组的DDC模型,并进行了...
关键词:数字下变频器 有限冲激响应数字滤波器 坐标旋转数字计算方法 28 nm工艺 
基于以太网通信的高采样率ADC交织校准实现被引量:4
《电子测量技术》2021年第20期53-59,共7页姜子林 吴旦昱 季尔优 周磊 贾涵博 
提出了一种针对高采样率时间交织模数转换器(TIADC)存在的失调失配误差(Offset)、增益失配误差(Gain)、时间失配误差(Skew)的片外交织校准实现方案,基于统计近似的时间交织校准算法,通过以太网通信将待校准通道量化信息传入PC机进而提...
关键词:校准 时间交织 FPGA 模数转换器 
无采保流水线型ADC中比较器失调后台校准方法与FPGA实现被引量:2
《微电子学与计算机》2021年第9期93-98,共6页赵浩男 郭轩 周磊 吴旦昱 武锦 
“高速高精度数模混合芯片”中国科学院战略性先导科技专项(XDC07020100)。
为了解决超高速无采保流水线型ADC中比较器失调(包含孔径误差与静态比较器失调)对整体性能的影响问题,本文提出了一种后台数字校准方法.该方法通过在数字域对输出余差进行统计完成误差的检测,并在模拟域调节校准DAC完成误差的校准.校准...
关键词:无采保 流水线ADC 静态比较器失调 孔径误差 数字校准 
一种基于40nm CMOS工艺的超宽带高速ADC被引量:1
《半导体技术》2020年第8期586-591,共6页易政 郭轩 郑旭强 周磊 季尔优 吴旦昱 
国家重点研发计划资助项目(2018YFB2202302)。
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入...
关键词:模数转换器(ADC) 时间交织 高采样率 自校准比较器 自举开关 
基于40 nm工艺的单比特超宽带ADC被引量:1
《固体电子学研究与进展》2020年第4期275-279,共5页易政 郭轩 郑旭强 季尔优 吴旦昱 
国家重点研发计划资助项目(2018YFB2202302)。
采用TSMC 40 nm工艺实现了一款宽带高速ADC。芯片采用时间交织的结构,单通道采用Flash结构,采样率为5 GS/s,8个子通道交织达到40 GS/s的采样率。测试结果表明,芯片的采样率可以达到38.4 GS/s,且在该采样率下,输入信号带宽可达18 GHz,灵...
关键词:模数转换器 时间交织 高采样率 大信号带宽 
8GS/s-14bit RF-DAC中数字上变频器的ASIC实现
《微电子学与计算机》2020年第1期27-32,共6页汪旭兴 闫江 吴旦昱 周磊 武锦 贾涵博 张飞 
“新一代宽带无线移动通信网”国家科技重大专项“5G高性能基站A/D、D/A转换器试验样片研发及系统级验证”(2016ZX03001002)
本文提出了一种内嵌于8GS/s-14bit RF-DAC中数字上变频器(DUC)的设计方案,该方案采用ASIC实现,能够得到采样频率达8 GHz的输出信号,并提供插值因子分别为2、4、8、16的上变频功能.基于CORDIC算法,提出16路时域交织的数控振荡器(NCO)结构...
关键词:数字上变频器 数控振荡器 CORDIC ASIC 8 GHz 40 nm 
一种10 bit 50 MSps分段式电流舵DAC设计被引量:2
《北方工业大学学报》2019年第2期49-56,共8页吴晓宇 杨兵 武锦 吴旦昱 
“新一代宽带无线移动通信网”国家科技重大专项“5G高性能基站A/D、D/A转换器试验样片研发及系统级验证”(2016ZX03001002)
本文基于40 nm CMOS工艺,设计了一种10 bit 50 MSps的DAC,该DAC内嵌于一款4 GSps 12 bit的ADC核内进行非线性校准的工作.DAC电路的主体为分段式结构,高6位和低4位分别为温度计码和二进制码.本文提出一种利用模拟电路来进行二进制码转温...
关键词:电流舵DAC Q2 RANDOM WALK 温度计码 共源共栅 
基于CORDIC算法的时域交织结构NCO设计被引量:2
《电子设计工程》2019年第2期6-10,15,共6页薛金鑫 马崇鹤 周磊 吴旦昱 武锦 
国家科技重大专项(2016ZX03001002)
论文对比了基于ROM查找表法和CORDIC算法实现数控振荡器(NCO)的芯片面积和速度,基于改进CORDIC算法,提出了一种时域交织结构的NCO设计,该结构可以在相同系统工作频率的前提下,大幅度提高输出信号的采样率和带宽。在Xilinx的FPGA平台完...
关键词:数控振荡器 CORDIC 时域交织 FPGA ASIC 
4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现被引量:3
《微电子学与计算机》2019年第1期85-89,共5页薛金鑫 马崇鹤 周磊 吴旦昱 武锦 
"新一代宽带无线移动通信网"国家科技重大专项(2016ZX03001002)
本文提出了一种适合ASIC实现的可编程的数字下变频器(DDC)设计方法,该DDC嵌入于4GS/s-12bit ADC中,能够处理频率为4GHz的输入信号,并提供抽取因子分别为4、8、16、32的降采样功能.设计的DDC由一个基于CORDIC算法实现的数控振荡器(NCO)...
关键词:数字下变频器 数控振荡器 40nm ASIC 
检索报告 对象比较 聚类工具 使用帮助 返回顶部