佟冬

作品数:55被引量:96H指数:5
导出分析报告
供职机构:北京大学更多>>
发文主题:系统芯片片上网络英文微处理器层次化更多>>
发文领域:自动化与计算机技术电子电信更多>>
发文期刊:《Journal of Semiconductors》《计算机学报》《北京大学学报(自然科学版)》《计算机工程与应用》更多>>
所获基金:国家高技术研究发展计划国际科技合作与交流专项项目国家自然科学基金国家科技重大专项更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
高性能处理器中干扰公平队列I/O调度器
《北京大学学报(自然科学版)》2020年第6期1005-1012,共8页隋岩 叶嘉成 杨春 佟冬 
国家科技重大专项(2018ZX01029101)资助。
高性能处理器和系统需要高存储带宽和高效的外部I/O处理,需要同时服务吞吐率密集应用和延迟敏感应用,给多道程序计算机系统和多租户模式的超级计算机系统的公平性带来巨大的挑战。针对这两类应用共享SSD(solid-state disks)等可并发的...
关键词:存储调度器 干扰公平 固态硬盘 
面向异构多核系统芯片的高效动态带宽划分方法被引量:1
《计算机辅助设计与图形学学报》2016年第10期1786-1795,共10页刘阳国 陆俊林 程旭 易江芳 佟冬 刘锋 
国家"核高基"科技重大专项(2009ZX01029-001-002)
针对异构MPSoC中各主设备频繁争抢有限访存带宽、请求相互干扰、严重影响系统性能的问题,提出一种基于限流的动态DRAM带宽分配机制——TDBA.首先实时监测主设备访存特性,通过访存干扰程度评估将主设备分组;然后对造成严重干扰的主设备...
关键词:异构多核系统芯片 多核应用 访存干扰 带宽限流 
动态翻译系统中的间接转移关联软件预测算法被引量:1
《计算机研究与发展》2014年第3期661-671,共11页贾宁 杨春 佟冬 王克义 
"核高基"国家科技重大专项基金项目(2009ZX01029-001-002)
动态翻译系统每执行一次间接转移指令均需进行一次地址转换,该过程是翻译系统性能开销的主要来源之一.无特殊硬件支持的翻译系统常采用软件预测法来降低地址转换开销,而软件预测法的预测准确率较低,制约其对翻译系统整体性能的提升.低...
关键词:动态翻译 间接转移 软件预测 代码复制 关联预测 
面向按序执行处理器的预执行指导的数据预取方法被引量:1
《电子学报》2012年第11期2145-2151,共7页党向磊 王箫音 佟冬 陆俊林 程旭 王克义 
"核高基"重大专项(No.2009ZX01029-001-002);中国博士后科学基金(No.20110490208)
为提高按序执行处理器的访存性能,本文提出一种预执行指导的数据预取方法(PEDP).PEDP利用跨距预取器对规则的访存模式进行预取,并在发生L2 Cache失效后通过预执行后续指令对不规则的访存模式进行精确的预取,从而结合两者的优势提高预取...
关键词:数据预取 预执行 访存延迟包容 按序执行处理器 
一种混合型值关联间接跳转预测机制被引量:1
《电子学报》2012年第11期2298-2302,共5页谭明星 刘先华 张吉豫 佟冬 程旭 
国家核高基重大专项(No.2009ZX01029-001-002;No.2009ZX01036-001-003);北京市自然科学基金(No.4123098)
准确的间接跳转预测对现代处理器的性能和能耗有效性都具有重要意义.本文提出了一种混合型值关联间接跳转预测机制,通过混合使用多种关联信息以降低间接跳转误预测率.该机制一方面依赖于编译器根据高层次数据流信息识别间接跳转指令所...
关键词:转移预测 间接跳转 值关联 混合型预测器 
降低系统芯片中跨时钟域设计和验证复杂度的方法被引量:3
《通信学报》2012年第11期151-158,共8页刘丹 冯毅 党向磊 佟冬 程旭 王克义 
国家高技术研究发展计划("863"计划)基金资助项目(2006AA010202)~~
在系统芯片设计中,直接采用现有的跨时钟域信号处理方法不仅设计复杂度高而且验证难度大。为了解决这个问题,将跨时钟域设计与功能设计完全分离,在每个通信接口部件中采用独立的、专用的跨时钟域处理模块统一解决跨时钟域信号的传输问题...
关键词:系统芯片 跨时钟域设计 验证复杂度 通信接口 
面向内存访问性能优化的总线仲裁方法
《计算机研究与发展》2012年第5期1061-1071,共11页刘丹 冯毅 佟冬 程旭 王克义 
国家"八六三"高技术研究发展计划基金项目(2006AA010202)
访存交易的处理顺序对内存访问的性能有重要影响.同一个SoC设备发出的多个未决交易往往地址连续且读写类型相同.然而,传统的总线仲裁方法导致各个设备发出的未决交易序列交错地发送至内存控制器,而内存控制器访存调度的范围有限,最终导...
关键词:系统芯片 总线 仲裁 内存控制器 能耗开销 
EmBIOS:一种支持MSWindows的嵌入式系统BIOS设计被引量:1
《北京大学学报(自然科学版)》2012年第1期20-28,共9页李皓 郑衍松 庞九凤 佟冬 程旭 
国家高技术研究发展计划专项经费(2006AA010202);国际科技合作基金(2008DFB10010)资助
提出一种兼容工业规范的嵌入式BIOS设计EmBIOS,支持嵌入式系统运行MS Windows等操作系统。以中断服务为单位,对全系统模拟器BIOS进行划分可得到中断服务例程集。将中断服务例程集扩展、移植到传统嵌入式固件环境,EmBIOS既能利用现有嵌...
关键词:固件 嵌入式系统 基本输入输出系统 MSWindows 
一种基于值预测和指令复用的按序处理器预执行机制被引量:1
《电子学报》2011年第12期2880-2883,共4页党向磊 王箫音 佟冬 陆俊林 易江芳 王克义 
国家863高技术研究发展计划(No.2006AA010202);中国博士后科学基金资助项目(No.20110490208)
为提高按序处理器的性能和能效性,本文提出一种基于值预测和指令复用的预执行机制(PVPIR).与传统预执行方法相比,PVPIR在预执行过程中能够预测失效Load指令的读数据并使用预测值执行与该Load指令数据相关的后续指令,从而对其中的长延时...
关键词:预执行 值预测 指令复用 访存延时包容 
一种面向超标量处理器的高能效指令缓存路选择技术被引量:1
《电子学报》2011年第11期2473-2479,共7页谢子超 陆俊林 佟冬 王箫音 程旭 
国家"核高基"重大专项:安全适用计算机CPU研发与应用项目(No.2009ZX01029-001-002)
路选择技术可以有效降低指令缓存能耗开销,但已有方法通常会由于预测错误或更新机制复杂而引入额外的取指延迟,导致整体能效性降低.本文面向典型超标量处理器的指令缓存结构,提出了一种高能效的路选择融合技术(Combining Way Selective ...
关键词:超标量处理器 路预测 路历史 
检索报告 对象比较 聚类工具 使用帮助 返回顶部