王克义

作品数:26被引量:74H指数:3
导出分析报告
供职机构:北京大学更多>>
发文主题:测试程序生成系统芯片末级微机原理内存分配更多>>
发文领域:自动化与计算机技术文化科学电子电信更多>>
发文期刊:《计算机辅助设计与图形学学报》《通信学报》《计算机研究与发展》《计算机工程与设计》更多>>
所获基金:国家高技术研究发展计划国家科技重大专项国家自然科学基金国际科技合作与交流专项项目更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
面向多媒体SoC的存储体访存负载均衡划分方法被引量:1
《计算机辅助设计与图形学学报》2015年第3期514-522,共9页钟祺 王晶 王克义 
国家自然科学基金(61402302)
随着多媒体So C中具备密集访存能力的设备数量增加,设备之间频繁争抢存储体资源,严重影响访存性能.为此提出一种面向多媒体So C的存储体访存负载均衡划分方法.通过操作系统对物理内存的管理,将设备所访问的数据映射到独立的存储体中,避...
关键词:内存分配 片上计算机系统 存储体划分 访存冲突 
一种降低末级高速缓存污染的分阶段自适应动态插入策略
《北京大学学报(自然科学版)》2014年第2期207-213,共7页黄涛 王晶 王克义 
国家科技重大专项(2009ZX01029-001-002);863计划(2006AA010202)资助
对多种末级高速缓存插入策略进行分析,并在动态插入策略DIP的基础上提出一种分阶段自我调整的动态插入策略,用于消除局部性差数据访问末级高速缓存造成的不良影响。实验结果表明,与现有LRU替换算法相比,此方法将末级高速缓存的MPKI平均...
关键词:末级高速缓存污染 软硬件协作 插入策略 
基于数据对象规模的Rank级内存分配方法被引量:1
《计算机研究与发展》2014年第3期672-680,共9页钟祺 王晶 管雪涛 黄涛 王克义 
"核高基"国家科技重大专项基金项目(2009ZX01029-001-002)
利用主存的多bank/rank/channel结构挖掘访存并行性和局部性,是提高系统性能的重要手段.相关研究工作通过sub-rank技术增加可并行工作的存储资源,或在并行程序之间对bank划分,以隔离访存冲突.但上述方法没有考虑在bank/rank资源共存的...
关键词:访存冲突 操作系统 rank聚簇 内存分配 数据对象 
动态翻译系统中的间接转移关联软件预测算法被引量:1
《计算机研究与发展》2014年第3期661-671,共11页贾宁 杨春 佟冬 王克义 
"核高基"国家科技重大专项基金项目(2009ZX01029-001-002)
动态翻译系统每执行一次间接转移指令均需进行一次地址转换,该过程是翻译系统性能开销的主要来源之一.无特殊硬件支持的翻译系统常采用软件预测法来降低地址转换开销,而软件预测法的预测准确率较低,制约其对翻译系统整体性能的提升.低...
关键词:动态翻译 间接转移 软件预测 代码复制 关联预测 
采用分区域管理的软硬件协作高能效末级高速缓存设计被引量:2
《计算机辅助设计与图形学学报》2013年第11期1658-1667,共10页黄涛 王晶 管雪涛 钟祺 王克义 
国家科技重大专项"核高基"(2009ZX01029-001-002);国家"八六三"高技术研究发展计划(2006AA010202)
受"存储墙"和"功耗墙"影响,末级高速缓存污染会造成严重的性能损失和能耗开销.针对单纯基于硬件或软件的传统优化方法无法有效地识别局部性差的数据,且存在一定的优化空间的问题,提出一种软硬件协作的末级高速缓存设计方法.该方法在运...
关键词:软硬件协作 旁路 插入策略 能效性 
一种降低末级高速缓存污染的软件控制插入策略被引量:1
《电子学报》2012年第12期2433-2438,共6页黄涛 王晶 管雪涛 钟祺 王克义 
国家科技重大专项(No.2009ZX01029-001-002;No.2009ZX01036-001-003)
现有高速缓存替换算法大多无法有效识别数据的局部性特征,导致高速缓存内即将被访问到的数据可能被未来不会被访问到的数据所替换,造成高速缓存污染问题.末级高速缓存污染引发的性能损失随着处理器和存储器之间性能差距的扩大而不断增大...
关键词:末级高速缓存 剖视 插入策略 
面向按序执行处理器的预执行指导的数据预取方法被引量:1
《电子学报》2012年第11期2145-2151,共7页党向磊 王箫音 佟冬 陆俊林 程旭 王克义 
"核高基"重大专项(No.2009ZX01029-001-002);中国博士后科学基金(No.20110490208)
为提高按序执行处理器的访存性能,本文提出一种预执行指导的数据预取方法(PEDP).PEDP利用跨距预取器对规则的访存模式进行预取,并在发生L2 Cache失效后通过预执行后续指令对不规则的访存模式进行精确的预取,从而结合两者的优势提高预取...
关键词:数据预取 预执行 访存延迟包容 按序执行处理器 
降低系统芯片中跨时钟域设计和验证复杂度的方法被引量:3
《通信学报》2012年第11期151-158,共8页刘丹 冯毅 党向磊 佟冬 程旭 王克义 
国家高技术研究发展计划("863"计划)基金资助项目(2006AA010202)~~
在系统芯片设计中,直接采用现有的跨时钟域信号处理方法不仅设计复杂度高而且验证难度大。为了解决这个问题,将跨时钟域设计与功能设计完全分离,在每个通信接口部件中采用独立的、专用的跨时钟域处理模块统一解决跨时钟域信号的传输问题...
关键词:系统芯片 跨时钟域设计 验证复杂度 通信接口 
面向内存访问性能优化的总线仲裁方法
《计算机研究与发展》2012年第5期1061-1071,共11页刘丹 冯毅 佟冬 程旭 王克义 
国家"八六三"高技术研究发展计划基金项目(2006AA010202)
访存交易的处理顺序对内存访问的性能有重要影响.同一个SoC设备发出的多个未决交易往往地址连续且读写类型相同.然而,传统的总线仲裁方法导致各个设备发出的未决交易序列交错地发送至内存控制器,而内存控制器访存调度的范围有限,最终导...
关键词:系统芯片 总线 仲裁 内存控制器 能耗开销 
一种基于值预测和指令复用的按序处理器预执行机制被引量:1
《电子学报》2011年第12期2880-2883,共4页党向磊 王箫音 佟冬 陆俊林 易江芳 王克义 
国家863高技术研究发展计划(No.2006AA010202);中国博士后科学基金资助项目(No.20110490208)
为提高按序处理器的性能和能效性,本文提出一种基于值预测和指令复用的预执行机制(PVPIR).与传统预执行方法相比,PVPIR在预执行过程中能够预测失效Load指令的读数据并使用预测值执行与该Load指令数据相关的后续指令,从而对其中的长延时...
关键词:预执行 值预测 指令复用 访存延时包容 
检索报告 对象比较 聚类工具 使用帮助 返回顶部