国家科技重大专项(2011ZX01028-001-001)

作品数:7被引量:6H指数:2
导出分析报告
相关作者:张民选李晋文周宏伟窦强冯超超更多>>
相关机构:国防科学技术大学瑞典皇家工学院湖南师范大学上海交通大学更多>>
相关期刊:《计算机工程与科学》《国防科技大学学报》《计算机科学》更多>>
相关主题:片上网络CACHE路由器传输总线加解扰更多>>
相关领域:自动化与计算机技术电子电信更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-7
视图:
排序:
一种支持Subcacheline结构的三维Cache模拟器的设计
《计算机工程与科学》2013年第10期154-158,共5页王玉 唐遇星 窦强 
国家科技重大专项核高基(2011ZX01028-001-001);教育部博士点基金(20094307120007)
Cache设计中存在大量的全局互联连线,而三维集成电路技术可以有效地解决深亚微米芯片设计中互联延迟问题。目前已经提出了多种三维Cache结构。在已有的工作基础上,提出了一种新的三维Cache结构——Subcacheline,以及相关功耗延迟模拟工...
关键词:三维集成电路 CACHE 模拟器 结构设计 
异步FIFO的模型检验方法被引量:1
《计算机科学》2012年第3期268-270,共3页罗莉 欧国东 刘彬 徐炜遐 窦强 
核高基重大专项(2011ZX01028-001-001)资助
跨时钟域(Clock Domain Crossing,CDC)设计和验证是SOC系统芯片设计的关键问题。讨论了异步FIFO的模型检验方法,利用模型检验工具SMV,建立了异步FIFO的有限状态机模型,使用时序逻辑LTL对该模型和属性进行了描述和验证。实验结果达到要求...
关键词:CDC(Clock Domain Crossing) 异步FIFO LTL 符号模型检验 SMV 
Cache漏流功耗的自适应优化:动态容量调整
《国防科技大学学报》2011年第6期17-23,共7页张承义 郭维 周宏伟 
国家自然科学基金资助项目(60970036);国家863高技术资助项目(2009AA01Z124);国家"核高基"重大专项"超高性能CPU新型架构研究"资助项目(2011ZX01028-001-001)
当集成电路制造工艺水平发展到超深亚微米阶段,漏流功耗所占的比例越来越大,成为微处理器功耗的重要来源。漏流功耗同电压、漏电流和晶体管数量等因素密切相关。Cache是微处理器中面积较大的部件,对其漏流功耗进行优化是微处理器低功耗...
关键词:微处理器 高速缓冲存储器 漏流功耗 容量调整 
面向片上网络的多播吞吐率和能量模型
《国防科技大学学报》2011年第6期36-41,共6页齐树波 蒋江 李晋文 张民选 
国家自然科学基金资助项目(60873212;60970036;61003075);国家"核高基"重大专项"超高性能CPU新型架构研究"资助项目(2011ZX01028-001-001)
片上网络逐渐成为片上众核中非常有前景的互连方式。基于目录的cache一致性协议的维护需要片上互连网络高效的支持多播。在借鉴单播的网络吞吐率模型基础上,建立了面向多播的网络吞吐率模型和体系结构级的能量模型。相对于传统的多播路...
关键词:片上网络 多播 吞吐率 能量 路由算法 
片上网络中一种单周期2GHz无缓冲路由器被引量:3
《国防科技大学学报》2011年第6期42-47,共6页冯超超 鲁中海 张民选 李晋文 
国家自然科学基金资助项目(60970036;60873212;61003301);国家"核高基"重大专项"超高性能CPU新型架构研究"资助项目(2011ZX01028-001-001)
近年来,无缓冲路由器由于不需要缓冲器而成为片上网络低开销的解决方案。为了提高无缓冲路由器的性能,提出一种单周期高性能无缓冲片上网络路由器。该路由器使用一个简单的置换网络替换串行化的交换分配器与交叉开关以实现高性能。虚通...
关键词:片上网络 无缓冲路由器 偏转路由 置换网络 
板级高速传输总线链路层关键技术研究与实现被引量:2
《国防科技大学学报》2011年第6期55-60,共6页周宏伟 陈超 张丽霞 张英 李永进 
国家自然科学基金资助项目(61003075);湖南师范大学青年基金资助项目(数100636);国家"核高基"重大专项"超高性能CPU新型架构研究"资助项目(2011ZX01028-001-001)
随着高性能服务器和超大规模计算机的发展,系统设计者对板上高速互连总线的要求越来越高,如何使芯片间的数据传输延迟更小,提高计算通信比是需要解决的重要问题。论文研究了近年来发展迅速的超传输总线和PCI Express总线的链路层的特点...
关键词:板级 传输总线 链路层 加解扰 延迟偏斜纠正 
延迟驱动的FPGA高扇出信号线快速布线算法
《国防科技大学学报》2011年第6期61-65,共5页陈迅 张民选 
国家"核高基"重大专项"超高性能CPU新型架构研究"资助项目(2011ZX01028-001-001)
采用基本的延迟驱动Pathfinder布线器对FPGA高扇出信号进行布线,大部分时间会用于初始化寻路的优先级队列,而初始化工作主要是将已得到的布线树中的布线资源结点插入优先级队列。但是分析发现,并非所有被插入的资源结点对布线都是有帮...
关键词:现场可编程逻辑阵列 布线算法 高扇出信号 树剪枝 延迟驱动 
检索报告 对象比较 聚类工具 使用帮助 返回顶部