硬件实现

作品数:1524被引量:3089H指数:17
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:李云松李冰郑南宁刘勇赵霞更多>>
相关机构:西安电子科技大学东南大学上海交通大学电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家教育部博士点基金国防科技技术预先研究基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=电视技术x
条 记 录,以下是1-10
视图:
排序:
一种改进的实时抗噪增强算法及其硬件实现
《电视技术》2015年第23期1-4,共4页张辽 赵金宇 曹景太 吴庆林 崔博川 
国家自然科学基金项目(11403023)
传统的基于局部统计的实时增强算法不能解决噪声引入的固有缺点,抗噪性能差导致其应用效果不理想。针对这一缺点,提出了一种基于超限邻域法的改进的实时图像局部增强算法。和传统的基于局部统计的增强算法相比,算法较大地提高了其抗噪性...
关键词:实时 抗噪 局部统计 图像增强 阈值 
极化码编码器的硬件实现被引量:1
《电视技术》2014年第13期59-61,共3页舒长青 沙金 
基于信道的组合和分离,当组合信道的数量趋向于无穷大的时候,一部分信道趋向于完美的信道,而一部分信道则趋向于纯噪声信道,即信道极化现象。基于信道极化现象,可以构造极化码,通过选择性使用比较好的组合信道,其纠错能力理论上可以达...
关键词:极化码 比特反转 编码器 
适合硬件实现的解决色度上采样错误的算法实现
《电视技术》2014年第3期27-30,共4页袁野 郑戟明 
国家科技重大专项(2009ZX01033-001-004)
为了适应视频后处理芯片低成本的需求,提出一种每场仅需用两行缓存、适合硬件实现的解决色度上采样错误的算法。首先,检测出现色度上采样错误的地方;然后,对上采样错误的地方进行处理。具体表现为,检测出有上采样错误的地方,用帧处理方...
关键词:CUE 色度上采样 缓存 
祖冲之算法分析及其硬件实现被引量:1
《电视技术》2013年第11期79-82,93,共5页任高峰 乔树山 黑勇 
国家自然科学基金项目(61102072);"核高基"重大专项(2009ZX01034-002-004-007(002))
详细分析了3GPP LTE国际加密标准祖冲之(ZUC)算法的结构及其硬件实现过程。ZUC流式加密算法采用了线性反馈移位寄存器(LFSR),比特重组(BR)和非线性函数F的三层结构设计,具有很高的安全性。同时,ZUC算法在设计时就充分考虑了软硬件实现...
关键词:祖冲之算法 线性反馈移位寄存器 比特重组 非线性函数 FPGA ASIC 
一种适用于硬件实现的宽动态图像合成算法被引量:1
《电视技术》2013年第11期47-50,共4页周海勇 吴敏 万帅 
国家自然科学基金项目(60902052);西北工业大学研究生创业种子基金项目(z2012093);教育部博士点基金项目(20096102120032)
针对现有宽动态合成算法因复杂度高而难以应用于实时系统的缺点,提出一种有效且复杂度低、适合硬件实现的实时宽动态图像合成方法。算法首先获取同一场景两副不同曝光量的照片,通过使用线性的亮度映射函数T,从短曝光图像对应区域的信息...
关键词:WDR 多次曝光 最小二乘法 动态范围扩展 累计直方图 
LDPC码的改进译码算法与快速硬件实现
《电视技术》2013年第7期126-128,共3页张培 
国家自然科学基金项目(60970058);苏州市科技计划项目(SGZ2011011)
基于Impulse C语言对LDPC码的改进译码算法进行了研究与编程实现,分别进行该算法的CoDeveloper桌面仿真和生成的硬件VHDL代码的ISE综合仿真。最后在Xilinx Virtex-2 XC2V2000-4bf957芯片上完成了码长为4 000、码率为0.5的(3,6)码译码器...
关键词:IMPULSE C 低密度奇偶校验码 CoDeveloper桌面仿真 快速FPGA实现 
“类整数DCT”变换快速并行算法的硬件实现
《电视技术》2013年第7期33-35,153,共4页刘昊 吴君钦 
在分析"类整数DCT"变换基生成规则及其优越综合性能的基础上,设计了一种基于硬件流水线的"类整数DCT"变换快速并行算法的硬件结构,用加法和移位操作实现整数乘法。该设计结构简单、运算速度高、易于与微处理器系统接口,类整数DCT变换及...
关键词:图像编码 整数DCT 去相关 并行算法 硬件结构 
嵌入式AES加密存储器的硬件实现被引量:2
《电视技术》2013年第3期59-61,共3页冯妮 张会新 卢一男 刘文怡 
国家自然科学基金项目(61004127)
介绍了一种基于FPGA的AES硬件加密系统,该系统实现了电子数据的加密及存储。详细说明了AES加密算法的FPGA架构,AES核心算法的接口时序设计,AES加密存储器的硬件设计以及算法验证。硬件加密较之软件加密有实时性高、数据量大以及性能好...
关键词:AES FPGA 数据加密 加密存储器 
适于硬件实现的降OFDM峰均比的分段压扩法被引量:1
《电视技术》2012年第17期125-127,172,共4页龙海南 刘康燕 
降低信号的峰均功率比(PAPR)是正交频分复用(OFDM)技术的一个关键问题。μ律压扩法作为降低PAPR的一个重要方法,其非线性的特点难于在硬件上实现。在传统的μ律压扩方法基础上,介绍了一种分段线性压扩方法,并对其效果进行仿真评估,并提...
关键词:正交频分复用 峰均功率比 分段线性压扩 
H.264硬件解码核的FPGA实现被引量:1
《电视技术》2012年第19期59-63,共5页付永庆 姜灵灵 
国家自然科学基金项目(60772025)
针对H.264/AVC的视频解码问题进行了研究,给出了H.264解码核的硬件实现方案,对熵解码CAVLC查表方案进行了优化。详细介绍了句法预测模块、反量化、逆DCT以及帧内预测模块的具体实现结构;并引入流水线、并行处理和状态机处理方法来提高...
关键词:视频编码标准H.264/AVC H.264解码核 流水线 并行处理 FPGA硬件实现 
检索报告 对象比较 聚类工具 使用帮助 返回顶部