数控振荡器

作品数:203被引量:365H指数:8
导出分析报告
相关领域:电子电信更多>>
相关作者:唐路唐旭升张有明时龙兴陈鑫更多>>
相关机构:东南大学清华大学电子科技大学西安电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家科技重大专项国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 主题=数字锁相x
条 记 录,以下是1-10
视图:
排序:
基于FPGA的全数字正弦波锁相环设计
《船电技术》2025年第3期47-49,52,共4页徐晓康 林德荣 邱长青 
文章阐述了一种基于FPGA的全数字正弦波锁相环设计。该设计包含乘法器、FIR滤波器、数字PI控制器、数控振荡器等组件。文中详细推导了锁相环各组件的数学模型,用于指导Verilog模块实现与控制参数选取,最后在Vivado 2023.2中仿真验证了...
关键词:全数字锁相环 FPGA FIR 数字PI控制器 数控振荡器 
基于比例积分和二分法控制的全数字锁相环研究
《无线互联科技》2023年第20期141-144,共4页蒋小军 蒋小伟 
湖南省教育厅科学研究项目,项目编号:21C1299;湖南铁道职业技术学院校级课题,项目编号:KJ202102。
针对传统锁相环的锁定时间与输出频率范围、滤波器带宽、目标频率和频率分辨率之间的问题,文章提出了一种基于比例积分和二分法控制的快速锁定全数字锁相环。该锁相环根据输入信号和输出信号之间的相位和频率误差信号,通过比例积分和二...
关键词:比例积分 二分法 全数字锁相环 数控振荡器 VHDL 
一种电力专用SOC的低功耗小面积ADPLL设计
《半导体技术》2021年第4期269-273,309,共6页陶伟 汤文凯 蒋小文 张培勇 黄凯 
国家重点研发计划资助项目(2020YFB0906000,2020YFB0906001)。
智能电网电弧检测片上系统(SOC)芯片需要高性能的锁相环为其提供各种频率的时钟。设计了一种面积小、功耗低、输出频率范围大且锁定精度高的全部基于数字标准单元的全数字锁相环(ADPLL)。该ADPLL基于环形结构的全新的数控振荡器(DCO)设...
关键词:全数字锁相环(ADPLL) 数控振荡器(DCO) 小面积 周期抖动 功耗 
一种新型的HDB3编解码电路被引量:3
《光通信技术》2020年第3期52-57,共6页王雪 黄海生 姚秋瑞 
国家自然科学基金—地区科学基金项目(61661049)资助;西安邮电大学研究生创新基金资助项目(CXJJLY2018029)资助。
在实际的数字基带通信系统中,为使信息在基带中顺利传输,必须将不归零码(NRZ)信号编码成适合基带传输的码元。由于在发送时发送端不发送时钟信息,但为了保证收发两端信号同步,需要在接收端从信息流中提取时钟信息来恢复数据。提出一种...
关键词:光纤通信 全数字锁相环 数控振荡器 三阶高密度双极性码 位同步 
全数字锁相环中数控振荡器增益估计算法研究被引量:1
《赤峰学院学报(自然科学版)》2019年第10期52-56,共5页李菁 俞菲 
本文提出了一种针对频率综合的全数字锁相环数控振荡器增益的自适应估计算法.该算法可以在短时间内精确估计和跟踪全数字锁相环中数控振荡器的增益值.仿真结果表明,该算法可显著的提高全数字锁相环的相位噪声性能.
关键词:全数字锁相环 数控振荡器 增益估计 
基于高分辨率TDC的快速全数字锁相环被引量:1
《电视技术》2019年第8期65-69,共5页揭灿 邹家轩 王栋 谢雨蒙 钟梁 吴建东 
国家自然科学基金(61601334)
针对时间数字转换器(Time-to-Digital Converter,TDC)的精度低,全数字锁相环(All Digital Phase-Locked Loop,ADPLL)的锁定时间长问题,设计了一种新型全数字锁相环。本设计中的TDC优化了差分延迟线法结构,提高了量化相位差信号的分辨率...
关键词:全数字锁相环 时间数字转换器 数控振荡器 差分延迟线法 抽头延迟线法 
一种高性能的全数字锁相环设计方案被引量:5
《西安电子科技大学学报》2019年第1期112-116,共5页屈八一 程腾 俞东松 李智奇 周渭 李珊珊 刘立东 
国家自然科学基金(11773022;11873039;61701043);中央高校基本科研业务费专项资金(301824171002);长安大学大学生创新创业训练计划(201810710050)
针对实现参考频率和输出的频率近似相等或者近似成整数倍关系时遇到的锁相环设计方案复杂以及高性能的模拟锁相环不适宜于集成化问题,设计了主要由模数转换器、全数字式鉴相器、数字式低通滤波器和数控振荡器等构成的全数字式锁相环。...
关键词:数字锁相环 边沿效应 全数字式鉴相器 数控振荡器 
一种结合高分辨率TDC的快速全数字锁相环设计被引量:4
《哈尔滨工业大学学报》2018年第11期83-88,共6页侯强 揭灿 姚亚峰 钟梁 
国家自然科学基金(61601334);中央高校军民融合专项基金培育项目(201708)
针对时间数字转换器(Time-to-Digital Converter,TDC)的分辨率较低,全数字锁相环(All Digital Phase-Locked Loop,ADPLL)锁定参考信号的时间较长等问题,提出一种在高精度TDC基础上快速实现锁定的全数字锁相环.提出的时间数字转换器运用...
关键词:全数字锁相环 时间数字转换器 数控振荡器 抽头延迟线法 双通道差分延迟线法 
一款高精度数控振荡器设计与实现被引量:3
《计算机工程与科学》2018年第2期218-223,共6页赵信 潘天锲 王飙 
数控振荡器是全数字锁相环的关键部件,为其提供高频输出时钟。数控振荡器的性能直接影响全数字锁相环的频率范围和抖动性能。提出了一种基于全数字标准单元库设计的数控振荡器,该结构采用粗调、中调和精调级联的调节机制,实现了0.5GHz^2...
关键词:全数字锁相环 数控振荡器 高精度分辨率 
应用于全数字锁相环的高性能数控振荡器设计被引量:5
《微电子学与计算机》2015年第12期59-62,67,共5页罗宁 陈原聪 赵野 
全数字锁相环(ADPLL)是现代通信系统和计算机接口电路中的关键部件.数控振荡器(DCO)是ADPLL的核心模块电路,决定了ADPLL的整体性能.对比提出了一种基于标准单元技术的数控振荡器,采用粗调级与精调级级联的结构.该结构中的阶梯型粗调级,...
关键词:全数字锁相环 数控振荡器 级联结构 阶梯型粗调级 插值电路 
检索报告 对象比较 聚类工具 使用帮助 返回顶部