数字锁相

作品数:956被引量:2146H指数:18
导出分析报告
相关领域:电子电信更多>>
相关作者:单长虹王志斌王自鑫康勇林凌更多>>
相关机构:东南大学电子科技大学天津大学中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于FPGA的全数字正弦波锁相环设计
《船电技术》2025年第3期47-49,52,共4页徐晓康 林德荣 邱长青 
文章阐述了一种基于FPGA的全数字正弦波锁相环设计。该设计包含乘法器、FIR滤波器、数字PI控制器、数控振荡器等组件。文中详细推导了锁相环各组件的数学模型,用于指导Verilog模块实现与控制参数选取,最后在Vivado 2023.2中仿真验证了...
关键词:全数字锁相环 FPGA FIR 数字PI控制器 数控振荡器 
激光吸收光谱痕量乙炔检测方法研究
《中国测试》2025年第3期75-80,86,共7页李橙橙 曹旺 万元 温和 
国家自然科学基金(61771190);国家电力投资集团科技项目(WLKY-C-2022-SD36)。
针对现有的正交型锁相放大器在可调谐激光二极管吸收光谱吸收信号中存在检测下限差、稳定性差等问题,该文提出基于插值离散傅里叶变换的相位测量与数字锁相放大器的光谱吸收信号检测方法,可实现低浓度气体的高精度检测。为验证该方法的...
关键词:可调谐激光二极管吸收光谱 谐波检测 数字锁相放大器 插值离散傅里叶变换 
基于全数字锁相环的光纤陀螺本征频率跟踪技术
《传感器与微系统》2025年第3期29-32,36,共5页杨辉 马家君 高辉 吕明森 孙佑焮 敖晓纯 
国家自然科学基金资助项目(62163006)。
针对光纤陀螺(FOG)本征频率检测过程复杂和测量精度低的问题,提出了一种基于全数字锁相环(ADPLL)的高精度本征频率跟踪技术。理论研究了调制频率、本征频率与干涉光强之间的关系,在占空比为25%的方波调制下,可以将光纤环形干涉仪作为鉴...
关键词:光纤陀螺 本征频率 全数字锁相环 跟踪测量 
应用于NV系综量子实验调控的数字锁相放大器设计与实现
《合肥工业大学学报(自然科学版)》2025年第1期44-49,共6页邓宇轩 徐南阳 陈宝 周明媞 
国家自然科学基金资助项目(92265114)。
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab...
关键词:现场可编辑门阵列(FPGA) 精简指令集计算机微处理器(ARM) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR) 
基于FPGA的数字锁相放大器设计与实现
《计量与测试技术》2025年第1期83-85,89,共4页李硕 江晟 
在微弱信号检测中,锁相放大器具备较强的检测能力。为了能在其测量系统中集成锁相放大器,本文设计了一种基于FPGA的数字锁相放大器。使用模数转换器设计采集模拟待测信号的前置电路;基于DDS原理产生两路(10~10)kHz的正余弦参考信号;采用...
关键词:锁相放大器 FPGA 微弱信号检测 
基于电力线载波通信的智慧园区电力物联网精准时间同步方法
《中国电机工程学报》2025年第2期527-536,I0011,共11页廖斌 王雨桐 王睿秋雨 刘朋矩 周振宇 
国家电网有限公司科技项目(5400-202199541A-0-5-ZN)。
智慧园区各类新兴业务在电力物联网(power internet of things,PIo T)设备提供的数据支持下开展。这些业务具有严格的时间同步要求。如何在现有电力线载波通信(power line carrier,PLC)的基础上实现高精度、高可靠时间同步成为关键问题...
关键词:智慧园区 电力物联网 时间同步 经验升价匹配 数字锁相环 
基于TDLAS技术的HF气体检测技术研究
《当代化工研究》2024年第21期79-81,共3页陈淼 刘章进 李橙橙 唐伟 
氟化氢(HF)气体是一种有毒有害的气体,具有非常强的吸湿性,可以无限溶于水,从而形成具有强腐蚀性的氢氟酸。现有的HF气体检测方法,在实际使用中存在响应速度慢、检测精度低、易受温度和湿度等环境因素的影响。对比国内外先进的检测方法...
关键词:HF TDLAS 数字锁相 长光程怀特池 微弱信号处理 
带残余频偏的软扩频信号伪码序列盲估计
《系统工程与电子技术》2024年第10期3586-3593,共8页张天骐 张慧芝 罗庆予 方蓉 
国家自然科学基金(61671095,61702065,61701067,61771085);信号与信号处理重庆市市级重点实验室建设项目(CSTC2009CA2003);重庆市自然科学基金(cstc2021jcyj-msxmX0836);重庆市教育委员会科研项目(KJ1600427,KJ1600429)资助课题。
针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号...
关键词:软扩频信号 盲估计 残余频偏 奇异值分解 全数字锁相环 
一种采用比例积分和自适应复合控制的全数字锁相环
《自动化技术与应用》2024年第9期97-100,共4页蒋小军 粟慧龙 刘丽丽 蒋小伟 刘运松 
湖南省教育厅科学研究项目(21C1299)。
针对传统全数字锁相环存在着锁定速度慢、锁相精度不高和锁频范围较窄等问题,提出一种采用比例积分与自适应复合控制方式的全数字锁相环,通过“粗调”和“精调”来提高锁定速度以及锁相精度。在QuartusII软件环境下,使用VHDL语言编程,...
关键词:比例积分控制 自适应控制 全数字锁相环 VHDL FPGA 
一种面向SDH应用的低抖动全数字锁相环
《微电子学》2024年第4期570-576,共7页赵雅欣 秦浩翔 刘川萍 何进 
为使同步数字体系(Synchronous Digital Hierarchy,SDH)设备获得高质量的时钟信号源,提出了一种使用8 kHz输入时钟信号综合出低抖动9.72 MHz输出时钟信号的全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)。该ADPLL使用了一种新型...
关键词:全数字锁相环(ADPLL) 滤波式鉴相器 低抖动 FPGA SDH设备时钟 
检索报告 对象比较 聚类工具 使用帮助 返回顶部