专用集成电路

作品数:2174被引量:1774H指数:14
导出分析报告
相关领域:电子电信更多>>
相关作者:曾烈光韩雁孟李林蒋林金德鹏更多>>
相关机构:清华大学西安电子科技大学复旦大学中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划“九五”国家科技攻关计划国防科技技术预先研究基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学x
条 记 录,以下是1-10
视图:
排序:
IIS接口硬件设计与测试被引量:3
《微电子学》2013年第3期387-389,394,共4页林峰 许昕 
利用FPGA设计实现IIS数字音频接口。搭建一个完整的测试系统,对整个硬件系统进行了联调测试。结果显示,该硬件系统能满足实时性要求,并能提供较好的功效比,为基带处理器的ASIC设计提供了良好的参考。
关键词:现场可编程门阵列 IIS 数字音频接口 专用集成电路 
ASIC物理设计中的时钟树综合优化研究被引量:8
《微电子学》2011年第6期872-875,共4页潘静 吴武臣 侯立刚 彭晓宏 
国家自然科学基金资助项目(60976028)
以一款基于HJTC 0.18μm工艺的YAK SOC芯片为例,根据其时钟结构,提出一种能有效减小时钟偏移的方法,该方法通过在门级将时钟根节点分解成若干伪时钟源实现。基于该方法,采用布局布线工具,对YAK SOC芯片进行时钟树综合,得到了较好的效果...
关键词:深亚微米 专用集成电路 片上系统 时钟偏移 时钟树综合 
基于改进CORDIC算法的DDS设计被引量:1
《微电子学》2010年第6期814-818,共5页王敏 薛忠杰 
江苏省自然科学基金资助项目(BK2007026);江苏省"333"人才工程项目(20070124)
CORDIC算法由于其高速度和高精度而被广泛应用于直接数字频率合成器(DDS)等数字通信电路领域。在传统CORDIC算法的基础上,对CORDIC算法进行改进,减小了传统CORDIC算法所需的ROM空间,提高了电路运行速度;完成了DDS电路的设计。采用Alter...
关键词:直接数字频率合成器 坐标旋转数字计算 专用集成电路 
8通道音频采样频率转换器设计与ASIC实现被引量:1
《微电子学》2009年第1期65-68,共4页王德江 匡海鹏 蔡希昌 
描述了一个最大可处理8通道1、92 kHz、24比特数据位宽的高品质数字音频采样频率转换器,采样频率转换比为2∶1,4∶1。该转换器采用改进的时分复用和无乘法滤波器结构,以及一种新型的SRAM存取方式;在0.18μm CMOS工艺下,电路总面积仅相当...
关键词:音频电路 采样频率转换器 专用集成电路 
基于ASIC的直接数字频率合成器前端设计与实现被引量:4
《微电子学》2009年第1期11-15,24,共6页陈亮 张涛 
对基于ASIC设计流程的直接数字频率合成器(DDS)进行系统架构以及模块划分和算法分析;利用Verilog HDL进行RTL级功能仿真与测试平台的编写;完成模块中所有数字部分的设计、仿真,直至综合优化和时序分析的全过程。为满足高频率和低抖动的...
关键词:直接数字频率合成器 专用集成电路 硬件描述语言 测试平台 
指纹识别专用集成电路中乘法器模块的设计
《微电子学》2008年第5期625-629,共5页崔建明 李小进 陈文斌 赖宗声 
纳光电教育部工程中心(NPAI)资助项目;上海市重点学科建设项目(B411);青岛市科技计划资助项目(06-2-2-9-jch)
介绍了一种用于指纹识别专用集成电路(ASIC)的乘法器模块的设计。该乘法器模块能够处理32位的有符号数、无符号数的乘法和乘加运算。电路采用基-4的Booth编码以及改进型压缩器阵列结构。采用提出的迭代和阵列结合的结构算法,可节省芯片...
关键词:指纹识别 乘法器 专用集成电路 
宽带无线接入OFDM接收机的VLSI实现被引量:2
《微电子学》2008年第4期562-568,共7页邱昕 张浩 亓中瑞 刘壹 陈杰 
国家自然科学基金资助项目(60425413)
基于IEEE 802.16d协议物理层标准中的OFDM模式,设计了一个接收机ASIC。整个接收机设计通过算法和结构优化,采用模块复用和流水线技术,使得接收机结构更加紧凑,运算效率更高,节省了芯片面积。另外,在实现过程中,还采用了低功耗设计技术,...
关键词:宽带无线接入 正交频分复用 接收机 超大规模集成电路 专用集成电路 
一种定标器的低硬件复杂度设计被引量:3
《微电子学》2007年第6期870-873,共4页王德江 陈柠檬 王经典 张利 
国家高技术研究发展(863)计划资助项目(2002AA1Z1420)
将Farrow结构引入定标器插值算法模块,使四点分段抛物线插值器面积降到直接卷积实现方法的30%以下;结合Farrow结构的特点,提出了一种简单的插值位置系数产生方法;同时,还提出一种新型的存储器存取方式,可使缩放器垂直方向行存储单元总...
关键词:定标器 FARROW结构 存储器寻址 专用集成电路 
低功耗AESS盒的ASIC设计与实现被引量:3
《微电子学》2007年第4期610-614,共5页曾永红 邹雪城 刘政林 雷鑑铭 
国家高技术研究发展计划资助项目(2006AA01Z226);华中科技大学基金重点资助项目(2006Z001B)
S盒是高级加密标准(AES)硬件实现的关键,消耗了AES电路的大部分功耗。提出了一种基于合成域的异步流水线结构,以降低整个S盒的功耗。在电路实现中,电平敏感锁存器被插入数据通道中,以屏蔽动态竞争的传播。一种新的异步握手单元H-elemen...
关键词:S盒 专用集成电路 高级加密标准 合成域 异步流水线 
基于0.35μm SiGe工艺的高速高精度CORDIC处理器的ASIC实现被引量:3
《微电子学》2007年第2期234-237,共4页汪润来 邵菊花 唐贻莲 高腾飞 杨荣喜 
针对数字信号处理领域高速高精度实时运算的要求,实现了一种16位全流水高速高精度复数运算的通用CORDIC处理器。电路采用半定制设计方法,用0.35μm SiGe工艺库完成综合、静态时序分析、布局布线,最后在200 MHz时钟频率下通过Nanosim后...
关键词:高速高精度 SIGE工艺 CORDIC 数字信号处理 专用集成电路 
检索报告 对象比较 聚类工具 使用帮助 返回顶部