静态时序分析

作品数:112被引量:141H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:曹鹏蔡志匡梁斌冯超超马驰远更多>>
相关机构:国防科学技术大学西安电子科技大学东南大学合肥工业大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划国家科技重大专项更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学x
条 记 录,以下是1-10
视图:
排序:
一种实现时序快速有效收敛的时钟树综合方案被引量:3
《微电子学》2017年第5期670-673,共4页刘慧君 谢亮 金湘亮 
国家自然科学基金资助项目(61233010);湖南省自然科学杰出青年基金资助项目(2015JJ1014)
针对低频下数字集成电路实现时序收敛需要插入大量缓冲器而导致芯片布线困难、运行时间较长等问题,提出了一种降低时钟树级数与增加保持时间余量相结合的时钟树综合方案。基于CSMC 0.35μm CMOS工艺,采用提出的方案,使用IC Compiler和Pr...
关键词:时钟树综合 静态时序分析 时序收敛 
电路抗老化设计中基于门优先的关键门定位方法被引量:2
《微电子学》2017年第2期258-263,共6页范磊 梁华国 易茂祥 朱炯 郑旭光 
国家自然科学基金资助项目(61274036)
随着CMOS工艺尺寸不断缩小,尤其在65nm及以下的CMOS工艺中,负偏置温度不稳定性(NBTI)已经成为影响CMOS器件可靠性的关键因素。提出了一种基于门优先的关键门定位方法,它基于NBTI的静态时序分析框架,以电路中老化严重的路径集合内的逻辑...
关键词:负偏置温度不稳定性 关键门 抗老化 静态时序分析 
考虑多输入跳变的STA伪关键路径识别算法
《微电子学》2015年第2期241-244,共4页喻伟 杨海钢 邓军 刘洋 陈锐 
国家自然科学基金资助项目(61106033);国家科技重大专项资助项目(2013ZX03006004)
通过在当前静态时序分析(STA)中引入多输入跳变(MIT)参数库和布尔可满足方法,提出了一种考虑多输入跳变的静态时序分析伪关键路径识别算法。实验结果表明,与传统的静态时序分析算法相比,该算法能识别50%的伪关键路径,并且真实关键路径...
关键词:多输入跳变 静态时序分析 伪关键路径 关键路径延时 
双频双模导航基带芯片的静态时序分析被引量:4
《微电子学》2011年第3期350-353,358,共5页常江 张晓林 苏琳琳 
国防科工委重大民品专项
针对一款双频双模导航基带芯片的ASIC设计,提出一种多异步时钟域的时序约束设计方法,并通过设置虚假路径、多周期路径和修正建立保持时间违例的方法,优化了时序。最终使芯片满足系统时序要求,通过了静态时序验证,为芯片流片提供了可靠...
关键词:双频双模 基带芯片 静态时序验证 时序优化 
面向CPU芯片的验证技术研究被引量:9
《微电子学》2007年第1期16-19,23,共5页胡建国 位招勤 张旭 曾献君 
国家自然科学基金重大研究计划资助项目(90207011);国家高技术研究发展(863)计划资助项目(2002AA110020);校预研基金资助项目(JC03-06-007)
CPU芯片规模大、复杂度高,在芯片设计的不同阶段进行多层次的验证,保证芯片的正确性非常关键。文章探讨了模拟验证、FPGA仿真、形式验证和静态时序分析等验证方法,提出了一种多级验证体系方法,实现CPU芯片的多层次验证,并成功地验证了...
关键词:CPU 模拟验证 FPGA仿真 形式验证 静态时序分析 多级验证 
考虑信号上升/下降时间的IC关键路径算法
《微电子学》2005年第2期125-129,共5页葛梁 毛军发 李晓春 
国家自然科学基金资助项目(90207010)
 关键路径问题是数字集成电路静态时序分析中最重要的问题之一。关键路径查找的基本拓扑算法由于没有考虑输入信号上升/下降时间(slew),在实践中证明并不是完全正确的。文章提出了改进的算法,保证了关键路径查找在考虑信号slew以后的...
关键词:静态时序分析 时延 上升/下降时间 关键路径 集成电路 计算机辅助设计 
一种面向系统芯片的FPGA协同验证方法被引量:3
《微电子学》2004年第4期469-472,共4页杨焱 侯朝焕 
国家重点基础研究发展规划(973)资助项目(G1999032904)
 利用多片FPGA对SOC系统进行功能验证时,原始的系统分割策略常常导致欠优化的结果,有时甚至会付出重新设计的高昂代价。文章在静态时序分析的基础上,提出了一种利用关键路径时延信息提高FPGA分割效率的方法。分割结果表明,该方法能显...
关键词:系统芯片 FPGA 协同验证 路径时延 静态时序分析 
考虑门逻辑功能的最长路径搜索算法被引量:1
《微电子学》2004年第3期285-288,共4页燕昭然 杨华中 罗嵘 汪蕙 
国家重点基础研究发展规划(G1999032903);国家自然科学基金(60025101;90270001);"863"计划超大规模集成电路设计重大专项(2002AA1Z1460)资助项目
 在静态时序分析中,寻找最长时延路径以及最坏情况下时延是最重要的任务。考虑门的逻辑功能,提出了一种精度更高的最长路径搜索算法。由于门的时延大小不仅取决于输入信号的过渡(transition)时间和负载电容大小,还取决于输出信号的状态...
关键词:静态时序分析 最长路径搜索 时序验证 
深亚微米数字集成电路的自动化设计方法学被引量:3
《微电子学》2002年第4期261-264,共4页胡静珍 唐长文 闵昊 
介绍了基于标准单元库的数字集成电路设计流程和方法学。数字集成电路设计流程从行为级的 HDL描述开始 ,依次进行系统行为级仿真 ,行为级综合 ,RTL仿真 ,逻辑综合 ,综合后仿真 ,自动化布局布线 ,版图后仿真等步骤。讨论了如何把物理设...
关键词:数字集成电路 逻辑综合 静态时序分析(STA) 布局布线 
面向系统芯片的验证策略被引量:2
《微电子学》2002年第4期265-268,共4页陆思安 余龙理 陈必龙 何乐年 严晓浪 
随着集成电路的设计规模不断增大 ,芯片的验证工作变得越来越重要。文章首先回顾了一些常用的验证技术 ,然后分别讨论了 SOC设计中所要进行的模块单独验证、芯片的全功能验证以及系统的软。
关键词:SOC 验证 仿真 静态时序分析 软硬件协同验证 
检索报告 对象比较 聚类工具 使用帮助 返回顶部